电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC467M000DG

产品描述CMOS/TTL Output Clock Oscillator, 467MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KC467M000DG概述

CMOS/TTL Output Clock Oscillator, 467MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC467M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率467 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
学习FPGA的嵌入式系统设计-6.pdf
学习FPGA的嵌入式系统设计-6.pdf ...
zxopenljx FPGA/CPLD
带情感属性的久坐提醒锻炼智能戒指
本帖最后由 辛昕 于 2020-12-5 11:11 编辑 忘了说,这是我昨天才提交的创意,只是因为写的比较长, 然后还有图片,那里提交不了,所以就在这里发了~~ 产品描述: 产品定位为智 ......
辛昕 物联网大赛方案集锦
出手一块SmartCortex M3-1700通用教学/竞赛/工控开发平台
出手一块SmartCortex M3-1700通用教学/竞赛/工控开发平台,几乎全新,我暂时用不上,不想浪费资源就出手了。板子的详细信息可见 http://www.embedtools.com/pro_kaifa/ARM/SmartCorte ......
tao282515641 淘e淘
Win10系统下安装平平头哥cdk出现问题
Win10系统下安装平头哥cdk-windows-V2.8.4-20210409-1655时,未发现安装过程出现错误提示,安装后,打开RVB2601开发板官方例程工程时,出现闪退,重新安装后,问题依旧出现,请给一个解决方案, ......
wxd123com 玄铁RISC-V活动专区
晕!2011全国大赛到底是TI杯还是“瑞萨杯”!
本帖最后由 paulhyde 于 2014-9-15 09:18 编辑 看不懂的2011全国大学生电子设计竞赛 ...
lixiongkuku 电子竞赛
自制数字频率计
通过51单片机及相应元器件设计数字频率计。求外围电路原理图及51程序...
章其 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1205  2662  364  2365  2128  13  12  5  59  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved