电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

72T2098L10BB

产品描述PBGA-208, Tray
产品类别存储    存储   
文件大小505KB,共51页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

72T2098L10BB概述

PBGA-208, Tray

72T2098L10BB规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码PBGA
包装说明17 X 17 MM, 1 MM PITCH, PLASTIC, BGA-208
针数208
制造商包装代码BB208
Reach Compliance Codenot_compliant
ECCN代码EAR99
最长访问时间4.5 ns
其他特性ALTERNATIVE MEMORY WIDTH 10
备用内存宽度10
最大时钟频率 (fCLK)100 MHz
周期时间10 ns
JESD-30 代码S-PBGA-B208
JESD-609代码e0
长度17 mm
内存密度655360 bit
内存集成电路类型OTHER FIFO
内存宽度20
湿度敏感等级3
功能数量1
端子数量208
字数32768 words
字数代码32000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织32KX20
可输出YES
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA208,16X16,40
封装形状SQUARE
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源1.5/2.5,2.5 V
认证状态Not Qualified
座面最大高度1.97 mm
最大待机电流0.05 A
最大压摆率0.06 mA
最大供电电压 (Vsup)2.625 V
最小供电电压 (Vsup)2.375 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度17 mm
Base Number Matches1

文档预览

下载PDF文档
2.5 VOLT HIGH-SPEED TeraSync™ DDR/SDR FIFO 20-BIT/10-BIT CONFIGURATION
32,768 x 20/65,536 x 10, 65,536 x 20/131,072 x 10
131,072 x 20/262,144 x 10, 262,144 x 20/524,288 x 10
IDT72T2098, IDT72T20108
IDT72T20118, IDT72T20128
FEATURES
Choose among the following memory organizations:
IDT72T2098
32,768 x 20/65,536 x 10
IDT72T20108
65,536 x 20/131,072 x 10
IDT72T20118
131,072 x 20/262,144 x 10
IDT72T20128
262,144 x 20/524,288 x 10
Up to 250MHz operating frequency or 5Gbps throughput in SDR mode
Up to 110MHz operating frequency or 5Gbps throughput in DDR mode
Users selectable input port to output port data rates, 500Mb/s
Data Rate
-DDR to DDR
-DDR to SDR
-SDR to DDR
-SDR to SDR
User selectable HSTL or LVTTL I/Os
Read Enable & Read Clock Echo outputs aid high speed operation
2.5V LVTTL or 1.8V, 1.5V HSTL Port Selectable Input/Ouput voltage
3.3V Input tolerant
Mark & Retransmit, resets read pointer to user marked position
Write Chip Select (WCS) input enables/disables Write
Operations
Read Chip Select (RCS) synchronous to RCLK
Programmable Almost-Empty and Almost-Full flags, each flag
can default to one of four preselected offsets
Dedicated serial clock input for serial programming of flag offsets
User selectable input and output port bus sizing
-x20 in to x20 out
-x20 in to x10 out
-x10 in to x20 out
-x10 in to x10 out
Auto power down minimizes standby power consumption
Master Reset clears entire FIFO
Partial Reset clears data, but retains programmable settings
Empty and Full flags signal FIFO status
Select IDT Standard timing (using
EF
and
FF
flags) or First
Word Fall Through timing (using
OR
and
IR
flags)
Output enable puts data outputs into High-Impedance state
JTAG port, provided for Boundary Scan function
208 Ball Grid array (PBGA), 17mm x 17mm, 1mm pitch
Easily expandable in depth and width
Independent Read and Write Clocks (permit reading and writing
simultaneously)
High-performance submicron CMOS technology
°
°
Industrial temperature range (-40°C to +85°C) is available
FUNCTIONAL BLOCK DIAGRAM
D
0
-D
n
(x20, x10)
WEN
WCS
WCLK
SREN SEN
SCLK
WSDR
INPUT REGISTER
OFFSET REGISTER
SI
SO
FF/IR
PAF
EF/OR
PAE
FWFT
FSEL0
FSEL1
WRITE CONTROL
LOGIC
FLAG
LOGIC
RAM ARRAY
32,768 x 20 or 65,536 x 10
65,536 x 20 or 131,072 x 10
131,072 x 20 or 262,144 x 10
262,144 x 20 or 524,288 x 10
WRITE POINTER
READ POINTER
IW
OW
MRS
PRS
TCK
TRST
TMS
TDO
TDI
Vref
HSTL
BUS
CONFIGURATION
RESET
LOGIC
OUTPUT REGISTER
READ
CONTROL
LOGIC
RT
MARK
RSDR
JTAG CONTROL
(BOUNDARY SCAN)
RCLK
REN
RCS
HSTL I/0
CONTROL
OE
EREN
5996 drw01
Q
0
-Q
n
(x20, x10)
IDT and the IDT logo are trademarks of Integrated Device Technology, Inc. The TeraSync is a trademark of Integrated Device Technology, Inc.
ERCLK
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
2004 Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
SEPTEMBER 2004
DSC-5996/9
浅谈国内车载移动多媒体系统发展趋势
车载移动多媒体系统是指嵌入安装在汽车移动环境使用的多媒体系统。主要包括车载导航系统、行车记录仪、车载移动通讯系统、车内和倒车监控系统、车载息娱乐系统等。国内车载移动多媒体系统从不成 ......
wangcao0603 汽车电子
关于学习STM32F103VB
一直在用51,最近上网买器件顺便买了一个STM32F103VB的迷你开发板和一个JLink,不知道这个东西从何学起,哪个老师能指点一下这个芯片怎么从零开始学习?(用Keil MDK) 多谢回复,谢谢!...
conghaisheng stm32/stm8
关于电赛,有经验的可以告诉我一些注意事项吗?
第一次做,有经验的可以告诉我一些注意事项吗? 大学生电子设计竞赛题 A题:四旋翼飞行器 1. 任务 设计制作一架能够自主飞行的四旋翼飞行器。 2. 要求 四旋翼飞行器能 ......
940529 电子竞赛
使用ESP8266做音频传输,与ADC芯片进行连接时有接口重叠了!我该怎么办?
我的情况是这样的:我制作的这个器件是一个带wifi功能的录音器。工作流程是:录音-》ADC-》wifi上传。ADC这个环节没有用esp片内的ADC,而是用外设的ADC芯片,这个芯片和ESP既有 I2C 的连接又有 ......
RDDcoding 单片机
msp430 的引导存储器是干嘛的?我仿真了自己写的一个程序,查看引导存储器区全是空的
msp430 的引导存储器是干嘛的?我仿真了自己写的一个程序,查看引导存储器区全是空的,引导区是干嘛的呢,是不是跟ARM的boot loader 作用一样呢...
xinbako 微控制器 MCU
jlinkV9修复(简单快捷)
本帖最后由 weizhongc 于 2016-9-6 18:09 编辑 号称不掉固件的jlinkv9,用了很久,终于还是掉了固件。 一开始以为硬件问题,量了电压都正常,MCU的几个电压也正常,可是晶振没有起震。 那应 ......
weizhongc stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2847  1415  1165  2435  1227  12  41  22  13  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved