电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA279M000DG

产品描述LVPECL Output Clock Oscillator, 279MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA279M000DG概述

LVPECL Output Clock Oscillator, 279MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA279M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率279 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
菜鸟真心求助~时钟问题
我是个刚接触dsp的菜鸟,求教大虾:怎么用5410硬件产生一个1秒的延时。求详细寄存器配置。谢谢!...
extrasuperman DSP 与 ARM 处理器
晶振不起振的常见原因及解决方案
遇到单片机晶振不起振是常见现象,那么引起晶振不起振的原因有哪些呢? 下面我给大家简单概括一下: (1) PCB板布线错误; (2) 单片机质量有问题; (3) 晶振质量有问题; (4) 负载电容 ......
子乐 模拟电子
【MSP430共享】 lcd12864基于msp430F149驱动程序
lcd12864基于msp430F149驱动程序 有需要的童鞋可以下过去看看 71517...
hangsky 微控制器 MCU
WinCE4.2定制系统时的问题,紧急求助
本人刚开始学习CE,在用pb定制操作系统的时候碰到了一个无法解决的问题 希望有人能解答一下 我使用的系统版本是4.2,在定制完系统后,build通过了,在下载到emulator以后,运行却出错了,以下 ......
twentyone 嵌入式系统
【视频下载】Altera FPGA 教程
本帖最后由 paulhyde 于 2014-9-15 03:15 编辑 本视频为鸿翔电子FPGA实验板教学视频 32900 实验板配备: ★ 10M以太网络接口:使用RTL8019芯片; ★ 8位AD模数转换器; ★ 4通道8位DA数 ......
open82977352 电子竞赛
平板电脑的可靠性测试之环境试验
模拟平板电脑使用的各种恶劣环境及可靠性评估,测试其性能是否达到要求;可靠性测试主要包括高低温操作与高低温储存、温度与结露、温度循环与冲击、湿热组合性试验、紫外线、太阳光、滴水、 ......
shdusheng 测试/测量

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1316  1838  2437  373  888  27  38  50  8  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved