电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AD72M0000BGR

产品描述LVPECL Output Clock Oscillator, 72MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小556KB,共44页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550AD72M0000BGR概述

LVPECL Output Clock Oscillator, 72MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

550AD72M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率80 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号550
安装特点SURFACE MOUNT
标称工作频率72 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
ads1110读数
根据数据手册描述,增大PGA的值读出的值也会增大,但是我改大了PGA的值,读出的值反而变小了,不知道为什么,有人能帮忙解决一下吗?非常感谢! ...
just1234 模拟与混合信号
MSC Easy5    控制/多学科系统级虚拟样机建模分析软件
MSC Easy5是一套面向控制系统和多学科动态系统的仿真软件,用于在产品的概念和系统级设计阶段快速地建立完整、可靠的功能虚拟样机。MSC Easy5诞生于波音公司,是由各学科领域富有经验的工程师和 ......
白丁 工业自动化与控制
十分有用的网络故障检测命令
:) 第一级故障检测   接口处于”UP/UP”状态?   显示IP接口摘要   显示ATM接口情形   显示端口(CAT 5000)   显示MAC(CAT 5000)   常用的接口故障检测:show con ......
liudong2008lldd 无线连接
录音与播放,边录边放问题(附代码和思路)急!
各位好,这个问题弄了几天了,网上搜以好多资料,道理基本明白,可就是程序实现起来老不行,我现在是可以实现单独录音和单独播放,但想边录边放就不行了,现在就是想开两buffer,一个录一个往缓冲区写, ......
zhangle8311 嵌入式系统
STM32F103 HAL库如何产生SPWM波
STM32F103 HAL库如何产生SPWM波 ...
菜鸟一个123 stm32/stm8
月度原创精选评选:有料,够精彩,要的就是它!
活动前身介绍:本活动从原论坛活动月月有奖拆分改版而来。 新的改变,为的就是更加明确我们的需要,希望鼓励网友来论坛发表原创,希望论坛呈现出更多精彩有料的好文章! 343944 活动时间: ......
okhxyyo 为我们提建议&公告

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 373  1006  1979  1627  1185  49  22  5  48  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved