电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IS65WV12816BLL-70BA1

产品描述Standard SRAM, 128KX16, 70ns, CMOS, PBGA48, 6 X 8 MM, MINI, BGA-48
产品类别存储    存储   
文件大小100KB,共19页
制造商Integrated Silicon Solution ( ISSI )
下载文档 详细参数 全文预览

IS65WV12816BLL-70BA1概述

Standard SRAM, 128KX16, 70ns, CMOS, PBGA48, 6 X 8 MM, MINI, BGA-48

IS65WV12816BLL-70BA1规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称Integrated Silicon Solution ( ISSI )
零件包装代码BGA
包装说明TFBGA, BGA48,6X8,30
针数48
Reach Compliance Codecompliant
ECCN代码3A991.B.2.A
最长访问时间70 ns
I/O 类型COMMON
JESD-30 代码R-PBGA-B48
JESD-609代码e0
长度8 mm
内存密度2097152 bit
内存集成电路类型STANDARD SRAM
内存宽度16
湿度敏感等级3
功能数量1
端子数量48
字数131072 words
字数代码128000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织128KX16
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TFBGA
封装等效代码BGA48,6X8,30
封装形状RECTANGULAR
封装形式GRID ARRAY, THIN PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)NOT SPECIFIED
电源2.5/3.3 V
认证状态Not Qualified
筛选级别AEC-Q100
座面最大高度1.2 mm
最大待机电流0.000015 A
最小待机电流1.2 V
最大压摆率0.02 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)2.5 V
标称供电电压 (Vsup)3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn/Pb)
端子形式BALL
端子节距0.75 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度6 mm
Base Number Matches1

文档预览

下载PDF文档
IS65WV12816ALL
IS65WV12816BLL
128K x 16 LOW VOLTAGE,
ULTRA LOW POWER CMOS STATIC RAM
FEATURES
• High-speed access time: 55ns, 70ns
• CMOS low power operation:
36 mW (typical) operating
9 µW (typical) CMOS standby
• TTL compatible interface levels
• Single power supply:
1.65V to 2.2V V
DD
(65WV12816ALL)
2.5V to 3.6V V
DD
(65WV12816BLL)
• Fully static operation: no clock or refresh
required
• Three state outputs
• Data control for upper and lower bytes
• 2CS Option Available
• Temperature Offerings:
Option A: 0 to 70
o
C
Option A1: –40 to +85 C
o
ISSI
Option A2: –40 to +105
o
C
Option A3: –40 to +125
o
C
®
PRELIMINARY INFORMATION
FEBRUARY 2003
DESCRIPTION
The
ISSI
IS65WV12816ALL/ IS65WV12816BLL are high-
speed, 2M bit static RAMs organized as 128K words by 16
bits. It is fabricated using
ISSI
's high-performance CMOS
technology. This highly reliable process coupled with
innovative circuit design techniques, yields high-
performance and low power consumption devices.
When
CS1
is HIGH (deselected) or when CS2 is LOW
(deselected) or when
CS1
is LOW, CS2 is HIGH and both
LB
and
UB
are HIGH, the device assumes a standby mode
at which the power dissipation can be reduced down with
CMOS input levels.
Easy memory expansion is provided by using Chip Enable
and Output Enable inputs. The active LOW Write Enable
(WE)
controls both writing and reading of the memory. A
data byte allows Upper Byte
(UB)
and Lower Byte (LB)
access.
The IS65WV12816ALL and IS65WV12816BLL are packged
in the JEDEC standard 48-pin mini BGA (6mm x 8mm) and
44-Pin TSOP (TYPE II).
FUNCTIONAL BLOCK DIAGRAM
A0-A16
DECODER
128K x 16
MEMORY ARRAY
V
DD
GND
I/O0-I/O7
Lower Byte
I/O8-I/O15
Upper Byte
I/O
DATA
CIRCUIT
COLUMN I/O
CS2
CS1
OE
WE
UB
LB
CONTROL
CIRCUIT
Copyright © 2003 Integrated Silicon Solution, Inc. All rights reserved. ISSI reserves the right to make changes to this specification and its products at any time without notice. ISSI assumes no liability
arising out of the application or use of any information, products or services described herein. Customers are advised to obtain the latest version of this device specification before relying on any
published information and before placing orders for products.
Integrated Silicon Solution, Inc. — www.issi.com —
1-800-379-4774
Rev. 00D
02/05/03
1
用数字荧光示波器对功率损耗进行高精度分析
随着许多行业对开关电源需求的不断增长,测量和分析下一代开关电源的功率损耗就显得至关重要,本文介绍了如何利用TDS500O系列数字荧光示波器,加上TDSPWR2功率测量软件进行功率损耗分析 新型的 ......
rain 单片机
[10月DIY]编写个超简单的CPU
FPGA的处理能力固然强大,但在进行程序化的任务时,用状态机来实现有时就显得不如CPU写程序那么简洁。在FPGA里面也可以用逻辑来搭出简单的CPU,并固化一小段代码去实现特定的功能。考虑下最简单 ......
cruelfox DIY/开源硬件专区
求帮打开一个原理图文件
小弟有一个CC3200的原理图文件需要打开,可是是BRD格式的,导入AD还需要装cadence allegro,可是找了几个版本(16.2,16.5)装上仍然打不开,说是版本太低,不知道有没有哪位大大有较新版本的cade ......
hf274877213 PCB设计
DSP中INT等数据类型的字节数
在VC5416中用sizeof查看,总线是16-bit的 int chardouble 分别是 1 1 2 而在PC机上看是 1 4 8 是怎么回事呢? ...
jiafenyong DSP 与 ARM 处理器
请教在MDK中stdlib头文件,fgct等函数无法通过编译
小弟现在需要把浮点转字符串,找到C中有库函数可以实现,gcvt,fcvt等函数,它们是stdlib头文件中包含,可是我使用了之后编译错误时这些函数都没有定义,而sprintf函数却可以使用,请哪位 ......
wwudii stm32/stm8
【工程源码】【Modelsim常见问题】Port ‘xxxx’ not found in the connected module
本文和设计代码由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。 460212 这个报错很明显,是说你在例化的时候,被例化的模块中有 ......
小梅哥 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 166  236  522  2640  887  18  50  21  36  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved