电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QB920M000DG

产品描述CMOS/TTL Output Clock Oscillator, 920MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QB920M000DG概述

CMOS/TTL Output Clock Oscillator, 920MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QB920M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率920 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教高手:关于NORM指令的问题,谢谢各位一定要帮帮我!!
我想请教你们一下NORM指令的问题,我在TI文献上看过这个指令了,但还是不明白,我想问的是,用NORM指令规格化以后的结果是全都一个格式么?NORM指令不是要将尾数&指数进行分离么?规格化是将尾 ......
zouxianzhao 模拟与混合信号
德州仪器(TI)模拟设计工程师的一天
德州仪器(TI)模拟设计工程师的一天 http://player.youku.com/player.php/sid/XNDUxNDY3NjM2/v.swf ...
qwqwqw2088 模拟与混合信号
HID设备在硬件设计上有特别要求吗?
HID设备在硬件设计上有特别要求吗?...
pppppp 嵌入式系统
基于LM3S图形驱动库开发之图形驱动库工具使用
图形驱动库工具使用 上次我和大家一起分享了如何使用ti的图形驱动库的基元层来绘制基本的字符,图形。在这里我强和大家一起分享如何使用ti图形库提供的工具来生成自己的字体,和图像。 Ti提供 ......
zhengjiewen 微控制器 MCU
dsp系统需要哪些东西???
我就纳闷了,为什么要学习dsp还需要这么多。数电,模电,pcb,fpga,等等,怎么感觉到要学习的东西越来越多啊???...
gaoxiao 微控制器 MCU
PROTEUS电子线路设计、制版与仿真培训完整版
PROTEUS电子线路设计、制版与仿真培训完整版!!!...
aishuang TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2520  1514  445  2816  2422  52  23  48  43  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved