电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A3PE600-2FFG256

产品描述Field Programmable Gate Array, 600000 Gates, CMOS, PBGA256, 1 MM PITCH, FBGA-256
产品类别可编程逻辑器件    可编程逻辑   
文件大小1MB,共160页
制造商Actel
官网地址http://www.actel.com/
下载文档 详细参数 全文预览

A3PE600-2FFG256概述

Field Programmable Gate Array, 600000 Gates, CMOS, PBGA256, 1 MM PITCH, FBGA-256

A3PE600-2FFG256规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Actel
包装说明1 MM PITCH, FBGA-256
Reach Compliance Codecompliant
JESD-30 代码S-PBGA-B256
JESD-609代码e0
长度17 mm
湿度敏感等级3
等效关口数量600000
端子数量256
最高工作温度70 °C
最低工作温度
组织600000 GATES
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
峰值回流温度(摄氏度)225
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1.68 mm
最大供电电压1.575 V
最小供电电压1.425 V
标称供电电压1.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD/TIN LEAD SILVER
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
宽度17 mm
Base Number Matches1

文档预览

下载PDF文档
Advanced v0.2
ProASIC3E Flash Family FPGAs
Features and Benefits
High Capacity
600 k to 3 Million System Gates
108 k to 504 kbits of True Dual-Port SRAM
Up to 616 User I/Os
130-nm, 7-Layer Metal (6 Copper), Flash-Based CMOS
Process
Live-At-Power-Up Level 0 Support
Single-Chip Solution
Retains Programmed Design When Powered-Off
1 kbit of FlashROM (FROM)
150+ MHz Internal System Performance with 3.3 V,
66 MHz 64-bit PCI
Up to 350 MHz External System Performance
Secure ISP Using On-Chip 128-Bit AES Decryption via
JTAG (IEEE1532-compliant)
FlashLock™ to Secure FPGA Contents
1.5 V Core Voltage for Low Power
Support for 1.5-V-Only Systems
Low-Impedance Flash Switches
Segmented, Hierarchical Routing and Clock Structure
Ultra-Fast Local and Long-Line Network
Enhanced High-Speed, Very Long-Line Network
High-Performance, Low-Skew Global Network
Architecture Supports Ultra-High Utilization
Pro (Professional) I/O
700 Mbps DDR, LVDS-Capable I/Os
1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
Bank-Selectable I/O Voltages – Up to 8 Banks per Chip
Single-Ended I/O Standards: LVTTL, LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V, 3.3 V PCI / 3.3 V PCI-X, and LVCMOS
2.5 V / 5.0 V Input
Differential I/O Standards: LVPECL and LVDS
Voltage-Referenced I/O Standards: GTL+ 2.5 V / 3.3 V,
GTL 2.5 V / 3.3 V, HSTL Class 1 and 2, SSTL2 Class 1 and 2,
SSTL3 Class 1 and 2
I/O Registers on Input, Output, and Enable Paths
Hot-Swappable I/Os
Programmable Output Slew Rate and Drive Strength
Programmable Input Delay, Weak Pull-Up/Down
Schmitt-Trigger Option on Single-Ended Inputs
Weak Pull-Up/Down
IEEE1149.1 (JTAG) Boundary-Scan Test
Pin-Compatible Packages Across the ProASIC3E Family
Six CCC Blocks, Each with an Integrated PLL
Flexible Phase Shift, Multiply/Divide, and Delay
Capabilities
Wide Input Frequency Range (1.5 MHz to 350 MHz)
Variable-Aspect Ratio 4,608-bit RAM Blocks (x1, x2, x4,
x9, x18 Organizations Available)
True Dual-Port SRAM (except x18)
24 SRAM and FIFO Configurations with Synchronous
Operation up to 350 MHz
Programmable Embedded FIFO Control Logic
Reprogrammable Flash Technology
On-Chip User Nonvolatile Memory
Performance
Clock Conditioning Circuit (CCC) and PLL
In-System Programming (ISP) and Security
Low Power
SRAMs and FIFOs
High-Performance Routing Hierarchy
Table 1 •
ProASIC3E Product Family
A3PE600
600 k
13,824
108
24
1k
Yes
6
18
8
270
PQ208
FG256, FG484
A3PE1500
1.5 M
38,400
270
60
1k
Yes
6
18
8
439
PQ208
FG484, FG676
A3PE3000
3M
75,264
504
112
1k
Yes
6
18
8
616
PQ208
FG484, FG896
System Gates
VersaTiles (D-Flip-Flops)
RAM kbits (1,024 bits)
4,608 Bit Blocks
FlashROM (FROM) Bits
Secure (AES) ISP
CCCs with Integrated PLLs
1
VersaNet Globals
2
I/O Banks
Maximum User I/Os
Package Pins
PQFP
FBGA
Notes:
1. The PQ208 package has six CCCs and two PLLs.
2. Six chip (main) and three quadrant global networks are available.
3. For devices supporting lower densities, refer to the
ProASIC3 Flash FPGAs
datasheet.
January 2005
© 2005 Actel Corporation
i
See Actel’s website for the latest version of the datasheet.
这里有谁做EMS的
我这边目前有一家世界500强的关于EMS方面的职位,location是在杭州.如果有人感兴趣,可以+我msn聊聊:vivi_zhou1227@hotmail.com...
七七零零 嵌入式系统
Open 1081 Wifi Demos 测试EasyLink问题
:Cry:最近实在是太忙了。。。。。板子很久没摸了。。。。 那个伤心呐。。。 好吧废话不说,三更半夜的,来测试测试板子吧。 今天玩玩Wifi Demos 。 首先是WiFi_Link,‘ 首先需要修改一下 ......
High哥 无线连接
電池驅動USB插拔造成display power off的問題
最近在寫battery驅動,發現設置ACLineStatus后會造成LCD關閉。但是點擊Touchpanel或者按鍵,LCD又會重新打開。就像是進入systemidle關閉屏幕一樣。如果將ACLineStatus 設置為AC_LINE_UNKNOWN, ......
lwh1987927 嵌入式系统
ccs5.5的工程编译
我使用ccs5.5debug工程的过程中,当我暂停时,会出现:NO source available for "某个地址",请教下工程师们,这是什么原因????谢谢 eeworldpostqq...
tianjie DSP 与 ARM 处理器
出自己制作的200MHz高速逻辑分析仪
新做好的200MHz的逻辑分析仪 用上了STM32、FPGA等高速器件,花了大半年的时间做了采样速度200MHz,最多32通道的逻辑分析仪,继续能干活了,呵呵。 96541 LA200逻辑分析仪性能参数 1. 功 ......
lihuiplus 淘e淘
电脉冲在导线中的传播速度问题
最近在做一个项目,U型轨道上测小车移动距离,确定小车位置。 编码器和激光雷达都被上头否决了,现在是想自己开发一个测距的东西,于是想到了脉冲双端测导线长度。 431598 网 ......
魔双月壁 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1806  1082  1114  865  854  31  42  4  7  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved