电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550CE061M440DG

产品描述CMOS Output Clock Oscillator, 61.44MHz Nom, ROHS COMPLIANT PACKAGE-6
产品类别无源元件    振荡器   
文件大小231KB,共14页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550CE061M440DG概述

CMOS Output Clock Oscillator, 61.44MHz Nom, ROHS COMPLIANT PACKAGE-6

550CE061M440DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性COMPLEMENTARY OUTPUT; TRI-STATE; ENABLE/DISABLE FUNCTION; TRAY
最大控制电压3.3 V
最小控制电压
频率调整-机械NO
频率偏移/牵引率25 ppm
频率稳定性20%
JESD-609代码e4
线性度10%
制造商序列号SI550
安装特点SURFACE MOUNT
标称工作频率61.44 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
输出负载15 pF
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(VCXO)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 to 945 MHz
and selected frequencies to
1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 8.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 7.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXOs, where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC-based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory-configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating the long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.6 6/07
Copyright © 2007 by Silicon Laboratories
Si550
机器人运动学初级篇(1)
本帖最后由 paulhyde 于 2014-9-15 09:36 编辑 里面有各种机器人的运动原理和方案 ...
Yound 机器人开发
找个驱动这么困难?各种限制。。。。
还有病毒各种搭载。。。。。。。。。。。。。。。 https://download.eeworld.com.cn/detail/solarelec/206996 ...
zhengfish 下载中心专版
众筹是几个意思??
看到这样的一个活动,个人表示挺感兴趣的: 【众筹】全球智能穿戴产业链产品SHOW第三季暨嘉年华 虽然门票要100来块钱,但是我想知道的是,这个众筹是几个意思???这100块钱到底是算作门 ......
kvvvvrrr 电源技术
STM8!8位单片机的终结者吗?!
网上现在 STM8 火爆,价格便宜,据说128Kflash 的20元,只是现在还不好买,性价比不错,而且是5V的,从网上下载了 STM8 用户手册粗看了一下,感觉是我最偏爱的 6502(类拟飞思卡尔 6800) ......
220zp stm32/stm8
verilog硬件语言
在学习夏宇闻老师的数字系统设计verilog硬件语言的过程中,学习流水线的的设计及理解有点摸透不清,,请教高人指点。。。。...
274950239 FPGA/CPLD
建文件
怎么才能在建立的项目中.c文件中添加一子文件如.h文件...
outwoods 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2155  459  1505  2684  745  13  47  56  17  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved