电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

GS81302S09E-333IT

产品描述DDR SRAM, 16MX9, 0.45ns, CMOS, PBGA165, 15 X 17 MM, 1 MM PITCH, MO-216CAB-1, FPBGA-165
产品类别存储    存储   
文件大小1MB,共35页
制造商GSI Technology
官网地址http://www.gsitechnology.com/
下载文档 详细参数 全文预览

GS81302S09E-333IT概述

DDR SRAM, 16MX9, 0.45ns, CMOS, PBGA165, 15 X 17 MM, 1 MM PITCH, MO-216CAB-1, FPBGA-165

GS81302S09E-333IT规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称GSI Technology
零件包装代码BGA
包装说明FPBGA-165
针数165
Reach Compliance Codecompliant
ECCN代码3A991.B.2.B
最长访问时间0.45 ns
其他特性PIPELINED ARCHITECTURE
JESD-30 代码R-PBGA-B165
长度17 mm
内存密度150994944 bit
内存集成电路类型DDR SRAM
内存宽度9
功能数量1
端子数量165
字数16777216 words
字数代码16000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织16MX9
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装形状RECTANGULAR
封装形式GRID ARRAY, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
座面最大高度1.5 mm
最大供电电压 (Vsup)1.9 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度15 mm
Base Number Matches1

文档预览

下载PDF文档
GS81302S08/09/18/36E-375/350/333/300/250
165-Bump BGA
Commercial Temp
Industrial Temp
Features
• Simultaneous Read and Write SigmaSIO™ Interface
• JEDEC-standard pinout and package
• Dual Double Data Rate interface
• Byte Write controls sampled at data-in time
• DLL circuitry for wide output data valid window and future
frequency scaling
• Burst of 2 Read and Write
• 1.8 V +100/–100 mV core power supply
• 1.5 V or 1.8 V HSTL Interface
• Pipelined read operation
• Fully coherent read and write pipelines
• ZQ mode pin for programmable output drive strength
• IEEE 1149.1 JTAG-compliant Boundary Scan
• 165-bump, 15 mm x 17 mm, 1 mm bump pitch BGA package
• RoHS-compliant 165-bump BGA package available
144Mb SigmaSIO
TM
DDR -II
Burst of 2 SRAM
375 MHz–250 MHz
1.8 V V
DD
1.8 V and 1.5 V I/O
Bottom View
165-Bump, 15 mm x 17 mm BGA
1 mm Bump Pitch, 11 x 15 Bump Array
JEDEC Std. MO-216, Variation CAB-1
SigmaSIO™ Family Overview
GS81302S08/09/18/36 are built in compliance with the
SigmaSIO DDR-II SRAM pinout standard for Separate I/O
synchronous SRAMs. They are 150,994,944-bit (144Mb)
SRAMs. These are the first in a family of wide, very low
voltage HSTL I/O SRAMs designed to operate at the speeds
needed to implement economical high performance
networking systems.
K clocks are routed internally to fire the output registers
instead. Each Burst of 2 SigmaSIO DDR-II SRAM also
supplies Echo Clock outputs, CQ and CQ, which are
synchronized with read data output. When used in a source
synchronous clocking scheme, the Echo Clock outputs can be
used to fire input registers at the data’s destination.
Each internal read and write operation in a SigmaSIO DDR-II
B2 RAM is two times wider than the device I/O bus. An input
data bus de-multiplexer is used to accumulate incoming data
before it is simultaneously written to the memory array. An
output data multiplexer is used to capture the data produced
from a single memory array read and then route it to the
appropriate output drivers as needed. Therefore, the address
field of a SigmaSIO DDR-II B2 is always one address pin less
than the advertised index depth (e.g., the 16M x 8 has an 8M
addressable index).
Clocking and Addressing Schemes
A Burst of 2 SigmaSIO DDR-II SRAM is a synchronous
device. It employs dual input register clock inputs, K and K.
The device also allows the user to manipulate the output
register clock input quasi independently with dual output
register clock inputs, C and C. If the C clocks are tied high, the
Parameter Synopsis
-375
tKHKH
tKHQV
2.66 ns
0.45 ns
-350
2.86 ns
0.45 ns
-333
3.0 ns
0.45 ns
-300
3.3 ns
0.45 ns
-250
4.0 ns
0.45 ns
Rev: 1.03b 12/2011
1/35
© 2011, GSI Technology
Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
Renesas 带有片上闪存的SuperH系列
瑞萨科技公司今天发布了带有片上闪存的SH7211F单芯片微控制器。该器件集成了一个具有卓越的实时控制能力的高性能SH-2ACPU核心,可实现160MHz的世界最高运行速度,为32位RISC(精简指令集计算机 ......
rain 单片机
年终总结 之 朋友越来越少
本帖最后由 wugx 于 2016-12-17 19:25 编辑 看到坛友们发总结,为了增加在论坛的知名度,趁休息,咱也不甘示弱啊 一、先来列一下2016年学习、工作、生活计划吧: 1>2016年初 论坛活 ......
wugx 聊聊、笑笑、闹闹
蜡笔小新关于“**”的了解
转来的:lol 七岁的小新就如其他同年龄的男孩一样,只是多了一份好奇。他从其他的男孩口中听到了许多关于“**”的事,并且很想知道“**”到底是什么?   有一天,他向妈妈问了这个问题,他 ......
lopopo 聊聊、笑笑、闹闹
Protel常见元件封装
protel一些常用的元件封装和元件库介绍...
大众电子 PCB设计
逆变需要达到哪些要求?
做了一下全桥逆变,用msp430提供的两路pwm波,让后经过ir2104 ho lo发出四路pwm波(pwm满足全桥四个mos管的要求) 1.不知思路是否正确? 2.做完之后不知道逆变都需要满足哪些要求,比如频率达 ......
刘123 电源技术
XScale平台优化G729a压缩算法
小弟开发VoIP用到G.729A语音压缩算法,平台是PXA270+WinCE5.0; 网上下载的ITU-T源码,都是C语言实现,没有做任何的优化;可以实现正常压缩和解压缩,可是效率不高,延迟较大。 1、有没有 ......
SAI20052005 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 430  131  403  1601  2097  9  3  33  43  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved