电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CD-700-LAC-GHB-65.536

产品描述Phase Locked Loop, CQCC16, HERMETIC SEALED, CERAMIC, SMD-16
产品类别模拟混合信号IC    信号电路   
文件大小115KB,共2页
制造商Vectron International, Inc.
官网地址http://www.vectron.com/
标准  
下载文档 详细参数 全文预览

CD-700-LAC-GHB-65.536概述

Phase Locked Loop, CQCC16, HERMETIC SEALED, CERAMIC, SMD-16

CD-700-LAC-GHB-65.536规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Vectron International, Inc.
零件包装代码SOIC
包装说明QCCN,
针数16
Reach Compliance Codecompliant
模拟集成电路 - 其他类型PHASE LOCKED LOOP
JESD-30 代码R-CQCC-N16
JESD-609代码e4
长度7.49 mm
湿度敏感等级1
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码QCCN
封装形状RECTANGULAR
封装形式CHIP CARRIER
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度2.13 mm
最大供电电压 (Vsup)3.63 V
最小供电电压 (Vsup)2.97 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
温度等级COMMERCIAL
端子面层Gold (Au) - with Nickel (Ni) barrier
端子形式NO LEAD
端子节距1.02 mm
端子位置QUAD
处于峰值回流温度下的最长时间40
宽度5.08 mm
Base Number Matches1

文档预览

下载PDF文档
Clock and Data Recovery Products
CD-700
Description:
Vectron’s CD-700 is a user-configurable crystal based
PLL integrated circuit. It includes a digital phase
detector, op-amp, VCXO and additional integrated
functions for use in digital synchronization
applications
Performance Characteristics
Parameter
Output Frequency: (ordering option)
Out 1, 5V option
Out 1, 3.3V option
Supply Voltage1:
+5.0
+3.3
Supply Current:
Output Logic Levels:
Output Logic High
Output Logic Low
Output Transition Times:
Rise Time2
Fall Time2
Input Logic Levels:
Input Logic High2
Input Logic Low2
Nominal Frequency on Loss of Signal
Output 1
Output 2
Symmetry or Duty Cycle2
Out 1
Out 2
RCLK
Absolute Pull Range
(ordering option)
over operating temp, aging, p.s. variations
Test Conditions for APR (+5V option)
Test Conditions for APR (+3.3V option)
Transfer Function
Phase Detector Gain
+5.0V option
+3.3V option
Operating temperature (ordering option)
Control Voltage Leakage Current
I
VCXO
SYM1
SYM2
RCLK
APR
V
IH
V
OL
V
DD
Features:
·
5 x 7.5mm, smallest VCXO PLL available
·
Output Frequencies to 65.536 MHz
·
5 or 3.3 Vdc operation
·
Tri-state Output
·
Loss of Signal Alarm
·
VCXO with CMOS outputs
·
0/70 or -40/85°C temperature range
·
Hermetically sealed ceramic SMD package
Symbol
Min.
12.000
12.000
4.5
3.0
I
DD
V
OH
V
OL
tR
tF
2.0
0.5
±75
±75
40
45
40
±50, ±80, ±100
60
55
60
2.5
0.5
5
5
5.0
3.3
Typical
Max
65.536
51.840
5.5
3.3
63
Unit
MHz
MHz
V
V
mA
V
V
ns
ns
V
V
ppm
ppm
%
%
%
ppm
V
C
V
C
0.5
0.3
Positive
0.53
0.35
0/70 or -40/85
4.5
3.0
V
V
rad/V
rad/V
o
C
+1
uA
1. A 0.01 uF capacitor should be located as close to the supply as possible (to ground) and a 0.1 uF is also recommended.
2. Symmetry is defined as (ON TIME/PERIOD) with V
S
= 1.4V for both 5V and 3.3V operation.
Vectron International • 267 Lowell Road, Hudson, NH 03051 • Tel: 1-88-VECTRON-1 • Web: www.vectron.com
100
热烈祝贺中国男足逼平了强大的菲律宾
大家世界杯看了吗,我看了,看的我心情愉快,兴高采烈。中国男足的土豪们,不容易啊。 2019.10.15让我们记住这个伟大的日子。。。 经过九十分钟苦战,中国国家男子足球队终于以0比0的比分 ......
led2015 聊聊、笑笑、闹闹
TI官网的ADC资料
本帖最后由 dontium 于 2015-1-23 13:13 编辑 大家参考一下 ...
王治宇nop 模拟与混合信号
优秀设计的十条戒律
钱又不够了,再上新内容...
netkernel 模拟电子
我不信这个贴你不收藏,ICL7107中文资料
21554 21555 21556 21557 21558 21559...
绿茶 模拟电子
【MSP430趣谈】MSP430第四讲之简谈中断
MSP430教程之四 上次和大家聊到了GPIO的使用,但是讲的不是很全面,要是全面涉及的话就是我们后面要讲的内容了,这里我们就不多加描述。在后期的讲解中也会慢慢涉及我们没有讲到的一些功能 ......
michael_llh 微控制器 MCU
一台计算机对n个数据源进行分时采集送入主存,然后分时处理。采集数据时,最好的方法是使用
一台计算机对n个数据源进行分时采集送入主存,然后分时处理。采集数据时,最好的方法是使用___。 A.堆栈缓冲区 B. 一个指针的单缓冲区 C.两个指针的单缓冲区 D. n个指针的n个缓冲 ......
LQ77630 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2784  660  2526  2318  524  57  14  51  47  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved