电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB238M000BG

产品描述LVPECL Output Clock Oscillator, 238MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB238M000BG概述

LVPECL Output Clock Oscillator, 238MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB238M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率238 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
嵌入式linux-Jffs2根文件系统jffs2_scan_eraseblock()错误
开发板自己做的,u-boot启动对flash的操作完全没问题; 内核用ramdisk启动后挂载jffs2文件系统的话,操作都正常(创建,删除,复制文件等), 但是把jffs2作为根文件系统启动的话在里面的部分 ......
冬冬瓜 Linux开发
Brew平台,不改变硬件的情况下如何做到软件开发尽量省电。请高手指教
1。使用省电。 2。待机省电。 3。网络同步如何做到省电。 4。deep sleep如何进入。 5。其他方面。...
snowie 嵌入式系统
马上就要比赛了,下载自己的感想,许下自己的比赛愿望吧!
本帖最后由 paulhyde 于 2014-9-15 09:00 编辑 希望我们组和我们一起比赛的组都能取得理想的成绩! 好紧张,但很期待! ...
ruisiwu 电子竞赛
《嵌入式Linux应用程序开发标准教程》(第2版)7-12章【电子书】
继《嵌入式Linux应用程序开发标准教程》(第2版)【电子书】 1-6章 https://bbs.eeworld.com.cn/thread-416932-1-1.html 之前的帖子大家反映只有前6章所有这次全部补上,把后六张续上,谢 ......
farsight2009 Linux开发
测长距有什么好方法
请教各位大侠,测长距应该用什么方法? ...
dadu 测试/测量
提问+模拟地数字地分割问题
本帖最后由 dontium 于 2015-1-23 11:38 编辑 关于这个问题其实已经讨论过很多次了,不过当时只是针对双电源的设计,及数字电源盒模拟电源是分开的,然后单点共地。但是我们在使用中很多时候用 ......
jishuaihu 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 951  1428  2735  1644  661  48  2  3  10  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved