电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC774M000DG

产品描述CMOS/TTL Output Clock Oscillator, 774MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KC774M000DG概述

CMOS/TTL Output Clock Oscillator, 774MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC774M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率774 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
今年传感器电源管理产品热销
Databeans认为,继上年半导体销售额与前年大致持平之后,预计2006年将会反弹。多个应用领域中的芯片需求正在增长,其中包括典型的电脑应用以外的一些领域。2006年第一季度应该会保持上年第四季 ......
zbz0529 电源技术
12f629 功耗问题,搞来搞去降不下去.
程序很简单就是让GP2输入输出不停变化。 我用了32K晶振3V电压时电流为120Ua太高了,看手册上写大约18的Ua,搞来搞去实在不知道哪出问题了。那个模拟比较器按手册写的关闭CMCON=0X07; 后电流马上 ......
haiming231 Microchip MCU
请教各位DirectShow的编写高手,怎样用DirectShow获取摄像头数据,并发送到网络上去??
现在我使用的wince 6.0 平台~~搞了好几天都没找到数据获取的资料~~目前我在想是不是惟一实现的方法就是自己写一个filter,但是怎么写,怎么用又是一个问题~~请高手些指点~~万分感谢...
woaini911zmz 嵌入式系统
FreeRTOS的两个delay的区别??
那位大侠能否解释下在freertos里的 vtaskdelay()和vtaskdelayuntil()的区别啊,有例子的话更好,谢谢!~~...
wdliming 嵌入式系统
[话说]晶振,是何物,有何作用,有何区分
本帖最后由 Sur 于 2014-11-23 23:51 编辑 先留个话题,这段时间慢慢讲,晶振几乎搞电子的都会知道,画个PCB几乎都会用到,倒是它有啥用,我们又该如何去辨别晶振呢?晶振又该如何检测呢...
Sur 综合技术交流
请大家帮忙看下
请大家帮忙看下,着急 本来想用printf函数表示结果,可是为什么每次显示3001.6类似于这么大的数,正常应该是%30.6这样大的啊 256411 ...
maxiaoling 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2046  90  2807  22  826  21  40  15  39  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved