电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

GS81302D07E-333

产品描述DDR SRAM, 16MX8, 0.45ns, CMOS, PBGA165, 15 X 17 MM, 1 MM PITCH, FPBGA-165
产品类别存储    存储   
文件大小406KB,共31页
制造商GSI Technology
官网地址http://www.gsitechnology.com/
下载文档 详细参数 全文预览

GS81302D07E-333在线购买

供应商 器件名称 价格 最低购买 库存  
GS81302D07E-333 - - 点击查看 点击购买

GS81302D07E-333概述

DDR SRAM, 16MX8, 0.45ns, CMOS, PBGA165, 15 X 17 MM, 1 MM PITCH, FPBGA-165

GS81302D07E-333规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称GSI Technology
零件包装代码BGA
包装说明15 X 17 MM, 1 MM PITCH, FPBGA-165
针数165
Reach Compliance Codecompliant
ECCN代码3A991.B.2.B
Factory Lead Time12 weeks
最长访问时间0.45 ns
其他特性PIPELINED ARCHITECTURE
JESD-30 代码R-PBGA-B165
长度17 mm
内存密度134217728 bit
内存集成电路类型DDR SRAM
内存宽度8
功能数量1
端子数量165
字数16777216 words
字数代码16000000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织16MX8
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装形状RECTANGULAR
封装形式GRID ARRAY, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
座面最大高度1.5 mm
最大供电电压 (Vsup)1.9 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度15 mm
Base Number Matches1

文档预览

下载PDF文档
GS81302D07/10/19/37E-450/400/350/333/300
165-Bump BGA
Commercial Temp
Industrial Temp
Features
• 2.0 clock Latency
• Simultaneous Read and Write SigmaQuad™ Interface
• JEDEC-standard pinout and package
• Dual Double Data Rate interface
• Byte Write controls sampled at data-in time
• Burst of 4 Read and Write
• On-Die Termination (ODT) on Data (D), Byte Write (BW),
and Clock (K, K) inputs
• 1.8 V +100/–100 mV core power supply
• 1.5 V or 1.8 V HSTL Interface
• Pipelined read operation
• Fully coherent read and write pipelines
• ZQ pin for programmable output drive strength
• Data Valid Pin (QVLD) Support
• IEEE 1149.1 JTAG-compliant Boundary Scan
• 165-bump, 15 mm x 17 mm, 1 mm bump pitch BGA package
• RoHS-compliant 165-bump BGA package available
144Mb SigmaQuad-II+
TM
Burst of 4 SRAM
450 MHz–300 MHz
1.8 V V
DD
1.8 V and 1.5 V I/O
are just one element in a family of low power, low voltage
HSTL I/O SRAMs designed to operate at the speeds needed to
implement economical high performance networking systems.
Clocking and Addressing Schemes
The GS81302D07/10/19/37E SigmaQuad-II+ SRAMs are
synchronous devices. They employ two input register clock
inputs, K and K. K and K are independent single-ended clock
inputs, not differential inputs to a single differential clock input
buffer.
Each internal read and write operation in a SigmaQuad-II+ B4
RAM is four times wider than the device I/O bus. An input
data bus de-multiplexer is used to accumulate incoming data
before it is simultaneously written to the memory array. An
output data multiplexer is used to capture the data produced
from a single memory array read and then route it to the
appropriate output drivers as needed. Therefore the address
field of a SigmaQuad-II+ B4 RAM is always two address pins
less than the advertised index depth (e.g., the 16M x 8 has a
4M addressable index).
SigmaQuad™ Family Overview
The GS81302D07/10/19/37E are built in compliance with the
SigmaQuad-II+ SRAM pinout standard for Separate I/O
synchronous SRAMs. They are 150,994,944-bit (144Mb)
SRAMs. The GS81302D07/10/19/37E SigmaQuad SRAMs
Parameter Synopsis
-450
tKHKH
tKHQV
2.2 ns
0.45 ns
-400
2.5 ns
0.45 ns
-350
2.86 ns
0.45 ns
-333
3.0 ns
0.45 ns
-300
3.3 ns
0.45 ns
Rev: 1.04 4/2011
1/31
© 2011, GSI Technology
Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
步进驱设计和制版外包
有熟悉步进马达驱动设计(如THB6128)和制版的达人联系我,q494871689.谢谢!...
lvshzh PCB设计
MC33063A升压电路,烧IC 和 电解电容 ?有图,求助!
本帖最后由 yhye2world 于 2019-12-3 15:14 编辑 如附图一所示,使用MC33063A设计的两个电路: 上面是 DC12V转DC5V的降压电路; 下面是 DC12V转DC24V的升压电路。 附图二 为 ......
yhye2world 电源技术
STM32控制DS18B20(调试好)+IA4421(接口程序写好) 好久不弄啦.今天感觉手生了
今天在实验室泡了一天.基本上就是调试个1820.温度传感器,网上资料很多.除了时序不太好控制.别的挺简单的.温度数据用IA4421发送.这个资料少.疑似根本没有STM可用的接口程序.我照着51的改了下.还 ......
astwyg stm32/stm8
【TI首届低功耗设计大赛】+ 最终产品简介与展示
本帖最后由 azhiking 于 2015-1-5 23:58 编辑 虽然名字拟作最终产品简介与展示(比赛初期拟定),由于种种原因,尽管大赛延期,在截止到大赛结束仍然没有能够完成最终的作品。 不管怎么说, ......
azhiking 微控制器 MCU
P12 可以这样输出方波吗?
// 同时输出两个方波 #include int main( void ) { // Stop watchdog timer to prevent time out reset WDTCTL = WDTPW + WDTHOLD; P1DIR |= BIT1 + BIT2; // ......
hahadiy 微控制器 MCU
哪位帮忙看一下我这个放大电路错在哪里?
下面的图是做好的板子,结果跟仿真的是一样的,目的是第1级运放采集一个电流信号,送第2级进行放大,第1级电位抬高300mV,为了只放大电流信号,不放大基础的300mV,把第2级的负端也抬高300mV, ......
飞絮 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 651  1579  581  2350  176  45  58  4  48  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved