电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC1389M00DGR

产品描述LVDS Output Clock Oscillator, 1389MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC1389M00DGR概述

LVDS Output Clock Oscillator, 1389MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC1389M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1389 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电赛猜题,有奖!
425487 今天中午19年国赛清单出来了,具体的清单可以在这里查看: https://bbs.eeworld.com.cn/thread-1084541-1-1.html 有了这个清单,有经验的网友就能隐隐的猜到今年大 ......
高进 电子竞赛
EEWORLD大学堂----人脸识别市场的最新应用
人脸识别市场的最新应用:https://training.eeworld.com.cn/course/3644...
人脸识别 消费电子
请问谁有“LM3S9b90网络示例代码”
请问谁有“LM3S9b90网络示例代码”,有的话能共享一下吗?很需要,先谢谢了。...
fendou 微控制器 MCU
大家开发PIC用的是什么编辑器的呀
大家是直接在MPLAB IDE 窗口里编辑程序的吗? 听说99%d的人使用是使用UE编辑器-………… 不知道UltraEdit怎么设置与MPLAB IDE同步的呀? 有人在用UE写PIC的汇编程序的吗?...
sunny506 Microchip MCU
严肃的职场,只能这么调节一把~~
现在好多广告都爱走个帅哥美女名人代言路线,看着好像很养眼,却不一定聪明有内涵。发几个既体现了产品的功能又能阐释品牌概念的好广告,虽然不一定超精致,却都很有意境呢,让原本冷冰冰的电子 ......
猫儿跳舞 工作这点儿事
【求助】 关于系统工作时钟变化的问题
各位老师,我用lierda MSP430-TEST44x 试验板开发一个系统,使用P1口中断,键盘扫描,16x2液晶显示,缺省的DCO 1M频率。系统在仿真状态下一切工作正常。但当独立工作时,如果使用LPM3或LPM4模式, ......
xiaobao114 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2602  2710  2523  1854  837  7  32  19  38  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved