电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530CC67M0000DG

产品描述CMOS Output Clock Oscillator, 67MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530CC67M0000DG概述

CMOS Output Clock Oscillator, 67MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530CC67M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率67 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
我拿到的SOC KIT
废话不多说了,直接上图,USB TO UART之前在一个workshop演示时,被扯掉了,正在申请换块新的,估计要等一阵子 183735 183736 183737 这个是被扯掉的USB座子,铜皮都扯没了,找个座 ......
lelee007 FPGA/CPLD
windows mobile下的mfc怎么没有OnInitDialog消息呀?
RT。找了很久没找到,是不是没有的啊?如果没有的话那我要实现初始化怎么办啊?...
阿万 嵌入式系统
OPENRISC 2.1 OPENRISC架构
本帖最后由 白丁 于 2015-9-7 21:35 编辑 OPENRISC 1000 系统架构主要定义了一个开源的可综合RISC 微处理器核心。OPENRISC 1000架构允许一系列的价格/性能应用。它是一个装载(load)和存储 ......
白丁 FPGA/CPLD
关于2812的PIEACK
在PIE中断过程中,在中断请求发送到CPU前必须先判别PIEACKx是否为0,如果不为0则继续等待;如果为0则通过硬件置位为1.中断响应后,在中断服务子程序中,写1到PIEACKx。 在这个过程中,由于子程 ......
phb 微控制器 MCU
求助C语言 单片机程序(很简单的问题)
小弟跪求 很简单的延时程序 但是 实际仿真或运行的时候 程序总是莫名跳转 图片如下 灰色的部分是实际运行的地方 忘高手指点 全部程序如下...
henry9374 单片机
关于LVPECL信号
我用max9372将一路TTL信号转换为LVPECL信号,为什么在电路中用示波器测试不到这个LVPECL信号呢?而只有一个直流偏置电压,芯片是没问题的,因为如果不加负载直接在芯片输出管脚测量时可以测到理 ......
feitian9215 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 403  1310  707  727  700  22  34  46  48  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved