电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC405M000DG

产品描述LVPECL Output Clock Oscillator, 405MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC405M000DG概述

LVPECL Output Clock Oscillator, 405MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC405M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率405 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
LPC1500体验+LPC15xx初体验
设计背景: 1、选用芯片LPC1518,编译环境keil5,jlink 2、使用功能为常用基本功能GPIO、SCT、Uart、SPI A、原理设计注意事项及小经验分享:由于板卡结构空间极小,所以觉得LPC15xx可以进行 ......
xiaotianwang78 NXP MCU
基于RVB2601的网络收音机设计
基于RVB2601的网络收音机设计 一般意义上的收音机主要通过天线接收电磁波,然后对电磁波进行进一步的放大滤波混频中频解调得到声音信号。整个收音机的数据来源主要是空气中的电磁波,接收到 ......
墨文@ 玄铁RISC-V活动专区
入职半个月……
直观感受是,工资低,学历低,离职率高,不重视研发,好像自己进错地方了:loveliness:好处是轻松,自由……5点下班,5点以后办公室就成俺一个人的实验室了 专业不对口没关系,俺对任何知识都感 ......
飞鸿浩劫 工作这点儿事
便宜出出一些开发板,快来看看吧
1,pic24 usb开发板,200元, pic24 usb开发板,扩展板+核心板,主控芯片pic24fj64gb106,淘宝市面价格540左右, 亏本甩卖200一套,外扩资源:8路流水灯;4个独立按键;模拟AD;蜂鸣器;共阴数 ......
jiege1984 淘e淘
单片机能做出什么创新项目
我大二,读电子信息工程.最近学校在搞个创新实验项目,要求做出点既创新又要切合实际的成果出来,时限是两年.举个例子,我同学有人想出"北京2008自动租用自行车系统",通过智能锁和手机电话网络, ......
sypanyue 嵌入式系统
哈工大嵌入式怎么样
如题,谢谢...
a8200845 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2307  1904  203  1042  582  44  46  20  15  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved