电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CDR32BP3R3BDYS

产品描述Ceramic Capacitor, Multilayer, Ceramic, 100V, 15.15% +Tol, 15.15% -Tol, BP, 30ppm/Cel TC, 0.0000033uF, Surface Mount, 1206, CHIP
产品类别无源元件    电容器   
文件大小46KB,共4页
制造商AVX
下载文档 详细参数 全文预览

CDR32BP3R3BDYS概述

Ceramic Capacitor, Multilayer, Ceramic, 100V, 15.15% +Tol, 15.15% -Tol, BP, 30ppm/Cel TC, 0.0000033uF, Surface Mount, 1206, CHIP

CDR32BP3R3BDYS规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称AVX
包装说明CHIP
Reach Compliance Codecompliant
ECCN代码EAR99
电容0.0000033 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
高度1.3 mm
JESD-609代码e3
长度3.2 mm
安装特点SURFACE MOUNT
多层Yes
负容差15.15%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
封装形式SMT
包装方法BULK
正容差15.15%
额定(直流)电压(URdc)100 V
参考标准MIL-PRF-55681/8
尺寸代码1206
表面贴装YES
温度特性代码BP
温度系数30ppm/Cel ppm/°C
端子面层Tin (Sn)
端子形状WRAPAROUND
宽度1.6 mm
Base Number Matches1

文档预览

下载PDF文档
MIL-PRF-55681/Chips
Part Number Example
CDR31 thru CDR35
MILITARY DESIGNATION PER MIL-PRF-55681
Part Number Example
L
W
D
t
(example)
CDR31
BP
101
B
K
S
M
MIL Style
Voltage-temperature
Limits
T
Capacitance
Rated Voltage
Capacitance Tolerance
Termination Finish
Failure Rate
NOTE: Contact factory for availability of Termination and Tolerance Options for
Specific Part Numbers.
MIL Style:
CDR31, CDR32, CDR33, CDR34, CDR35
Voltage Temperature Limits:
BP = 0 ± 30 ppm/°C without voltage; 0 ± 30 ppm/°C with
rated voltage from -55°C to +125°C
BX = ±15% without voltage; +15 –25% with rated voltage
from -55°C to +125°C
Capacitance:
Two digit figures followed by multiplier
(number of zeros to be added) e.g., 101 = 100 pF
Rated Voltage:
A = 50V, B = 100V
Capacitance Tolerance:
B ± .10 pF, C ± .25 pF, D ± .5
pF, F ± 1%, J ± 5%, K ± 10%,
M ± 20%
Termination Finish:
M = Palladium Silver
N = Silver Nickel Gold
S = Solder-coated
Y = 100% Tin
U = Base Metallization/Barrier
Metal/Solder Coated*
W = Base Metallization/Barrier
Metal/Tinned (Tin or Tin/
Lead Alloy)
*Solder shall have a melting point of 200°C or less.
Failure Rate Level:
M = 1.0%, P = .1%, R = .01%,
S = .001%
Packaging:
Bulk is standard packaging. Tape and reel
per RS481 is available upon request.
CROSS REFERENCE: AVX/MIL-PRF-55681/CDR31 THRU CDR35
Per MIL-PRF-55681
(Metric Sizes)
CDR31
CDR32
CDR33
CDR34
CDR35
AVX
Style
0805
1206
1210
1812
1825
Length (L)
(mm)
2.00
3.20
3.20
4.50
4.50
Width (W)
(mm)
1.25
1.60
2.50
3.20
6.40
Thickness (T)
Max. (mm)
1.3
1.3
1.5
1.5
1.5
D
Min. (mm)
.50
Termination Band (t)
Max. (mm)
.70
.70
.70
.70
.70
Min. (mm)
.30
.30
.30
.30
.30
81
关于MSP430低功耗模式1问题
今天看《MSP430系列单片机系统工程设计与实践》,说到MSP430低功耗模式1时(CPU关闭,FLL倍频环关闭,数字时钟发生器开启,晶体振荡器开启)。CPU被关闭,ACLK仍然有效,SMCLk仍然输出但频率和A ......
抠门 微控制器 MCU
一个有关Xilinx microblaze简单语法的问题
今天试了一下 Xilinx microblaze,写了一个简单的程序,主函数如下: while (1) { XGpio_DiscreteSet(&led,1,0x01);// delay_ms(1000); XGpio_DiscreteSet(&led,1,0x02); ......
hjl240 FPGA/CPLD
直接接在普通开关两端的延时开关电路
如题。直接接在普通开关两端的延时开关电路,不用改变目前的布线方式直接接与开关两端, 可用原开关两端引出两个线作为一个控制信号,也可以加上声控,光控功能, 下图这个电路当可控硅导通时 ......
harris DIY/开源硬件专区
[原创]EDA资料共享
接地的目的   A、安全考虑,即保护接地;   B、为信号电压提供一个稳定的零电位参考点(信号地或系统地);   C、屏蔽接地。   基本的接地方式   电子设备中有三种基本的接地 方式: ......
护花使者 FPGA/CPLD
全新spartan 6 Nexys3板出售
78380 这是xilinx刚出厂的,还没开封。暂定1000元。有兴趣的可以联系我 QQ:247287388...
pengwr 淘e淘
TFT LCD接口芯片 SN65LVDS822
本帖最后由 dontium 于 2015-1-23 11:40 编辑 现在低端的单片机,直接驱动TFT的基本没有,一直想找一款TFT驱动芯片,今看到TI的这个芯片,很合适。 以下是TI的介绍: SN65LVDS822 是一 ......
dontium 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 384  1120  1220  657  1569  35  46  27  24  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved