电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LTC2204C#PBF

产品描述IC 1-CH 16-BIT PROPRIETARY METHOD ADC, PARALLEL ACCESS, PQCC48, 7 X7 MM, LEAD FREE, PLASTIC, MO-220, QFN-48, Analog to Digital Converter
产品类别模拟混合信号IC    转换器   
文件大小804KB,共28页
制造商Linear ( ADI )
官网地址http://www.analog.com/cn/index.html
标准
下载文档 详细参数 全文预览

LTC2204C#PBF概述

IC 1-CH 16-BIT PROPRIETARY METHOD ADC, PARALLEL ACCESS, PQCC48, 7 X7 MM, LEAD FREE, PLASTIC, MO-220, QFN-48, Analog to Digital Converter

LTC2204C#PBF规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Linear ( ADI )
零件包装代码QFN
包装说明7 X7 MM, LEAD FREE, PLASTIC, MO-220, QFN-48
针数48
Reach Compliance Codecompliant
ECCN代码EAR99
最大模拟输入电压2.25 V
最小模拟输入电压1.5 V
转换器类型ADC, PROPRIETARY METHOD
JESD-30 代码S-PQCC-N48
JESD-609代码e3
长度7 mm
最大线性误差 (EL)0.0061%
模拟输入通道数量1
位数16
功能数量1
端子数量48
最高工作温度70 °C
最低工作温度
输出位码OFFSET BINARY
输出格式PARALLEL, 8 BITS
封装主体材料PLASTIC/EPOXY
封装代码HVQCCN
封装形状SQUARE
封装形式CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE
峰值回流温度(摄氏度)260
认证状态Not Qualified
采样速率40 MHz
采样并保持/跟踪并保持SAMPLE
座面最大高度0.8 mm
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层MATTE TIN
端子形式NO LEAD
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度7 mm
Base Number Matches1

文档预览

下载PDF文档
Electrical Specifications Subject to Change
FEATURES
LTC2205/LTC2204
16-Bit, 65Msps/40 Msps
ADCs
DESCRIPTIO
The LTC
®
2205/LTC2204 are sampling 16-bit A/D converters
designed for digitizing high frequency, wide dynamic range
signals up to input frequencies of 700MHz. The input range
of the ADC can be optimized with the PGA front end.
The LTC2205/LTC2204 are perfect for demanding com-
munications applications, with AC performance that in-
cludes 78dB SNR and 100dB spurious free dynamic range
(SFDR). Ultralow jitter of 120fs
RMS
allows undersampling
of high input frequencies with excellent noise performance.
Maximum DC specs include ±4LSB INL, ±1LSB DNL (no
missing codes) over temperature.
A separate output power supply allows the CMOS output
swing to range from 0.5V to 3.3V.
The ENC
+
and ENC
inputs may be driven differentially
or single-ended with a sine wave, PECL, LVDS, TTL or
CMOS inputs. An optional clock duty cycle stabilizer al-
lows high performance at full speed with a wide range of
clock duty cycle.
, LTC and LT are registered trademarks of Linear Technology Corporation.
All other trademarks are the property of their respective owners.
Sample Rate: 65Msps/40Msps
79dB SNR and 100dB SFDR (2.25V Range)
SFDR >83dB at 170MHz (1.5V
P-P
Input Range)
PGA Front End (2.25V
P-P
or 1.5V
P-P
Input Range)
700MHz Full Power Bandwidth S/H
Optional Internal Dither
Optional Data Output Randomizer
Single 3.3V Supply
Power Dissipation: 530mW/470mW
Optional Clock Duty Cycle Stabilizer
Out-of-Range Indicator
Pin Compatible Family
105Msps: LTC2207 (16-Bit)
80Msps: LTC2206 (16-Bit)
65Msps: LTC2205 (16-Bit),
40Msps: LTC2204 (16-Bit)
48-Pin QFN Package
APPLICATIO S
Telecommunications
Receivers
Cellular Base Stations
Spectrum Analysis
Imaging Systems
ATE
TYPICAL APPLICATIO
3.3V
SENSE
V
CM
2.2µF
1.25V
COMMON MODE
BIAS VOLTAGE
INTERNAL ADC
REFERENCE
GENERATOR
OV
DD
0.5V TO 3.3V
1µF
OF
CLKOUT
D15
D0
AIN
+
ANALOG
INPUT
AIN
+
S/H
AMP
16-BIT
PIPELINED
ADC CORE
CORRECTION
LOGIC AND
SHIFT REGISTER
OUTPUT
DRIVERS
OGND
CLOCK/DUTY
CYCLE
CONTROL
V
DD
GND
ENC
ENC
PGA
SHDN
DITH
MODE
OE
RAND
1µF
1µF
3.3V
1µF
22076 TA01
ADC CONTROL INPUTS
U
U
U
22054p
1
驱动求教
谁贴一段自己的代码出来啊 一个完成的 驱动程序 (要有注释哦) 我的目的是 要搞清楚 一些代码的该写在那里! 比如说吧: usbdeviceattach 这个函数是在usb连接到计算机时调用等。。。 ......
niexs 嵌入式系统
变频器在多台风机起动、调速系统中的应用
在工业控制领域变频调速正越来越普遍地使用于各种调速系统中,它具有体积小、重量轻、安装操作简单、数据可靠、性能稳定、节电效果显著等优点。用在风机、水泵调速控制系统中具有软起动功能,减 ......
zbz0529 工业自动化与控制
【菜鸟FPGA VHDL学习帖】第6帖 闪烁灯
【菜鸟FPGA VHDL学习帖】第6帖 闪烁灯 第一步,我们先来看看原理图 129608LED2 接的是3脚, LED3接的是2脚 LED4接的是1脚 第二步,因为闪烁灯,需要用到时钟信号,所以我们必须了解我们用的晶 ......
常见泽1 FPGA/CPLD
怎么获得帧的长度
我的做法 : ip的总长度+14(以太头部长度)=整个帧的长度 但是用IRIS抓出来的包 大多数包都是可以用我的做法算出长度 有时候就不对 比如请求HTTP时 IRIS显示包的长度是60 我算出来是54(4 ......
xuchenjian 嵌入式系统
关于cc2530 这句程序是什么意思?
设置T3 溢出中断寄存器置位的宏定义 *****************************************/ #define TIMER34_ENABLE_OVERFLOW_INT(timer,val) \ (T3CTL = (val) ? T3CTL | 0x08 : T3CTL & ~0x08) ......
mr.jiang 无线连接
Verilog HDL---阻塞和非阻塞赋值
阻塞和非阻塞赋值的一般用法: 1)在描述组合逻辑的always块中用阻塞赋值,则综合成组合逻辑电路结构; 2)在描述时序逻辑的always块中用非阻塞赋值,则综合成时序逻辑电路结构。Veri ......
捍卫真理 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 111  251  72  1849  1497  52  42  53  12  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved