电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

L-87-503

产品描述Active Delay Line, 1-Func, 5-Tap, True Output, CDIP14, HERMETIC SEALED, DIP-14
产品类别逻辑    逻辑   
文件大小85KB,共1页
制造商SIXNET
官网地址http://www.sixnet.com/index.cfm
下载文档 详细参数 全文预览

L-87-503概述

Active Delay Line, 1-Func, 5-Tap, True Output, CDIP14, HERMETIC SEALED, DIP-14

L-87-503规格参数

参数名称属性值
厂商名称SIXNET
零件包装代码DIP
包装说明DIP,
针数14
Reach Compliance Codeunknown
JESD-30 代码R-CDIP-T14
长度22.098 mm
负载电容(CL)10 pF
逻辑集成电路类型ACTIVE DELAY LINE
功能数量1
抽头/阶步数5
端子数量14
最高工作温度125 °C
最低工作温度-55 °C
输出极性TRUE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
最大电源电流(ICC)75 mA
可编程延迟线NO
认证状态Not Qualified
筛选级别MIL-STD-883 Class B
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
温度等级MILITARY
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
总延迟标称(td)40 ns
宽度7.62 mm
Base Number Matches1
TIM1设置为60KHz触发ADC,怎么得到90KHz的结果?
代码见3楼附件...
licaiquan77 stm32/stm8
求助:欲制作Exynos 4212原理图库,却找不到引脚分配的资料
如题,本人最近想画一个基于Exynos 4212的终端设备,于是到官网下载了User Manual,但里面却没有Pin Assignment,于是又到网上各种找,却没有找到,请问,有哪位朋友有相关资料,求一份,谢谢!...
shiyi_jiang 嵌入式系统
定时器和数码管
509923 ...
至芯科技FPGA大牛 FPGA/CPLD
滤波电容用大电容和小电容并联,大电容为10uf时还用并联小电容吗?
要开pcb,到底加不加小电容?感觉10uf不大是给1117-3.3滤波用的 ...
freeyounger 电源技术
ADG508输出跳变
电路图: 352641 ADG508输出D老是跳,从2V多跳到3V多,就是不稳定。 请问高手,怎么回事?如何解决?谢谢 ...
chenbingjy 模拟电子
灯具设计中如何正确看懂配光曲线图
任何灯具在空间各方向上的发光强度都不一样,我们可以用数据或图形把照明灯具发光强度在空间的分布状况记录下来,通常我们用纵坐标来表示照明灯具的光强分布,以坐标原点为中心,把各方向上的发 ......
qwqwqw2088 LED专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1114  2826  1745  1957  530  48  11  59  26  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved