电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IS42S16400E-6T

产品描述Synchronous DRAM, 4MX16, 5ns, CMOS, PDSO54, 0.400 INCH, TSOP2-54
产品类别存储    存储   
文件大小789KB,共55页
制造商Integrated Silicon Solution ( ISSI )
下载文档 详细参数 选型对比 全文预览

IS42S16400E-6T概述

Synchronous DRAM, 4MX16, 5ns, CMOS, PDSO54, 0.400 INCH, TSOP2-54

IS42S16400E-6T规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称Integrated Silicon Solution ( ISSI )
零件包装代码TSOP2
包装说明TSOP2, TSOP54,.46,32
针数54
Reach Compliance Codecompliant
ECCN代码EAR99
访问模式FOUR BANK PAGE BURST
最长访问时间5 ns
其他特性AUTO/SELF REFRESH
最大时钟频率 (fCLK)166 MHz
I/O 类型COMMON
交错的突发长度1,2,4,8
JESD-30 代码R-PDSO-G54
JESD-609代码e0
长度22.22 mm
内存密度67108864 bit
内存集成电路类型SYNCHRONOUS DRAM
内存宽度16
湿度敏感等级3
功能数量1
端口数量1
端子数量54
字数4194304 words
字数代码4000000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织4MX16
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TSOP2
封装等效代码TSOP54,.46,32
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE
峰值回流温度(摄氏度)NOT SPECIFIED
电源3.3 V
认证状态Not Qualified
刷新周期4096
座面最大高度1.2 mm
自我刷新YES
连续突发长度1,2,4,8,FP
最大待机电流0.002 A
最大压摆率0.13 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距0.8 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度10.16 mm
Base Number Matches1

文档预览

下载PDF文档
IS42S16400E
1 Meg Bits x 16 Bits x 4 Banks (64-MBIT)
SYNCHRONOUS DYNAMIC RAM
FEATURES
• Clock frequency: 166, 143 MHz
• Fully synchronous; all signals referenced to a
positive clock edge
• Internal bank for hiding row access/precharge
• Single 3.3V power supply
• LVTTL interface
• Programmable burst length
– (1, 2, 4, 8, full page)
• Programmable burst sequence:
Sequential/Interleave
• Self refresh modes
• 4096 refresh cycles every 64 ms
• Random column address every clock cycle
• Programmable CAS latency (2, 3 clocks)
• Burst read/write and burst read/single write
operations capability
• Burst termination by burst stop and precharge
command
• Byte controlled by LDQM and UDQM
• Package: 400-mil 54-pin TSOP II
• Lead-free package is available
• Available in Industrial temperature
AUGUST 2009
OVERVIEW
ISSI
's 64Mb Synchronous DRAM IS42S16400E is
organized as 1,048,576 bits x 16-bit x 4-bank for improved
performance. The synchronous DRAMs achieve high-speed
data transfer using pipeline architecture. All inputs and
outputs signals refer to the rising edge of the clock input.
PIN CONFIGURATIONS
54-Pin TSOP (Type II)
VDD
DQ0
VDDQ
DQ1
DQ2
GNDQ
DQ3
DQ4
VDDQ
DQ5
DQ6
GNDQ
DQ7
VDD
LDQM
WE
CAS
RAS
CS
BA0
BA1
A10
A0
A1
A2
A3
VDD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
GND
DQ15
GNDQ
DQ14
DQ13
VDDQ
DQ12
DQ11
GNDQ
DQ10
DQ9
VDDQ
DQ8
GND
NC
UDQM
CLK
CKE
NC
A11
A9
A8
A7
A6
A5
A4
GND
PIN DESCRIPTIONS
A0-A11
BA0, BA1
DQ0 to DQ15
CLK
CKE
CS
RAS
CAS
Address Input
Bank Select Address
Data I/O
System Clock Input
Clock Enable
Chip Select
Row Address Strobe Command
Column Address Strobe Command
WE
LDQM
UDQM
V
DD
GND
V
DD
q
GND
q
NC
Write Enable
Lower Bye, Input/Output Mask
Upper Bye, Input/Output Mask
Power
Ground
Power Supply for DQ Pin
Ground for DQ Pin
No Connection
Copyright © 2006 Integrated Silicon Solution, Inc. All rights reserved. ISSI reserves the right to make changes to this specification and its products at any time without notice. ISSI assumes no
liability arising out of the application or use of any information, products or services described herein. Customers are advised to obtain the latest version of this device specification before relying on
any published information and before placing orders for products.
Integrated Silicon Solution, Inc. — www.issi.com
Rev. C
08/07/09
1

IS42S16400E-6T相似产品对比

IS42S16400E-6T IS42S16400E-6TLI IS42S16400E-7TLI IS42S16400E-7TL IS42S16400E-7T IS42S16400E-6TL
描述 Synchronous DRAM, 4MX16, 5ns, CMOS, PDSO54, 0.400 INCH, TSOP2-54 Synchronous DRAM, 4MX16, 5ns, CMOS, PDSO54, 0.400 INCH, LEAD FREE, TSOP2-54 Synchronous DRAM, 4MX16, 5.4ns, CMOS, PDSO54, 0.400 INCH, LEAD FREE, TSOP2-54 Synchronous DRAM, 4MX16, 5.4ns, CMOS, PDSO54, 0.400 INCH, LEAD FREE, TSOP2-54 Synchronous DRAM, 4MX16, 5.4ns, CMOS, PDSO54, 0.400 INCH, TSOP2-54 Synchronous DRAM, 4MX16, 5ns, CMOS, PDSO54, 0.400 INCH, LEAD FREE, TSOP2-54
是否无铅 含铅 不含铅 不含铅 不含铅 含铅 不含铅
是否Rohs认证 不符合 符合 符合 符合 不符合 符合
厂商名称 Integrated Silicon Solution ( ISSI ) Integrated Silicon Solution ( ISSI ) Integrated Silicon Solution ( ISSI ) Integrated Silicon Solution ( ISSI ) Integrated Silicon Solution ( ISSI ) Integrated Silicon Solution ( ISSI )
零件包装代码 TSOP2 TSOP2 TSOP2 TSOP2 TSOP2 TSOP2
包装说明 TSOP2, TSOP54,.46,32 TSOP2, TSOP54,.46,32 TSOP2, TSOP54,.46,32 TSOP2, TSOP54,.46,32 0.400 INCH, TSOP2-54 TSOP2, TSOP54,.46,32
针数 54 54 54 54 54 54
Reach Compliance Code compliant compliant compliant compliant unknow compli
ECCN代码 EAR99 EAR99 EAR99 EAR99 EAR99 EAR99
访问模式 FOUR BANK PAGE BURST FOUR BANK PAGE BURST FOUR BANK PAGE BURST FOUR BANK PAGE BURST FOUR BANK PAGE BURST FOUR BANK PAGE BURST
最长访问时间 5 ns 5 ns 5.4 ns 5.4 ns 5.4 ns 5 ns
其他特性 AUTO/SELF REFRESH AUTO/SELF REFRESH AUTO/SELF REFRESH AUTO/SELF REFRESH AUTO/SELF REFRESH AUTO/SELF REFRESH
最大时钟频率 (fCLK) 166 MHz 166 MHz 143 MHz 143 MHz 143 MHz 166 MHz
I/O 类型 COMMON COMMON COMMON COMMON COMMON COMMON
交错的突发长度 1,2,4,8 1,2,4,8 1,2,4,8 1,2,4,8 1,2,4,8 1,2,4,8
JESD-30 代码 R-PDSO-G54 R-PDSO-G54 R-PDSO-G54 R-PDSO-G54 R-PDSO-G54 R-PDSO-G54
JESD-609代码 e0 e3 e3 e3 e0 e3
长度 22.22 mm 22.22 mm 22.22 mm 22.22 mm 22.22 mm 22.22 mm
内存密度 67108864 bit 67108864 bit 67108864 bit 67108864 bit 67108864 bi 67108864 bi
内存集成电路类型 SYNCHRONOUS DRAM SYNCHRONOUS DRAM SYNCHRONOUS DRAM SYNCHRONOUS DRAM SYNCHRONOUS DRAM SYNCHRONOUS DRAM
内存宽度 16 16 16 16 16 16
湿度敏感等级 3 3 3 3 3 3
功能数量 1 1 1 1 1 1
端口数量 1 1 1 1 1 1
端子数量 54 54 54 54 54 54
字数 4194304 words 4194304 words 4194304 words 4194304 words 4194304 words 4194304 words
字数代码 4000000 4000000 4000000 4000000 4000000 4000000
工作模式 SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS
最高工作温度 70 °C 85 °C 85 °C 70 °C 70 °C 70 °C
组织 4MX16 4MX16 4MX16 4MX16 4MX16 4MX16
输出特性 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSOP2 TSOP2 TSOP2 TSOP2 TSOP2 TSOP2
封装等效代码 TSOP54,.46,32 TSOP54,.46,32 TSOP54,.46,32 TSOP54,.46,32 TSOP54,.46,32 TSOP54,.46,32
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE SMALL OUTLINE, THIN PROFILE SMALL OUTLINE, THIN PROFILE SMALL OUTLINE, THIN PROFILE SMALL OUTLINE, THIN PROFILE SMALL OUTLINE, THIN PROFILE
峰值回流温度(摄氏度) NOT SPECIFIED 260 260 260 NOT SPECIFIED 260
电源 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified
刷新周期 4096 4096 4096 4096 4096 4096
座面最大高度 1.2 mm 1.2 mm 1.2 mm 1.2 mm 1.2 mm 1.2 mm
自我刷新 YES YES YES YES YES YES
连续突发长度 1,2,4,8,FP 1,2,4,8,FP 1,2,4,8,FP 1,2,4,8,FP 1,2,4,8,FP 1,2,4,8,FP
最大待机电流 0.002 A 0.003 A 0.003 A 0.002 A 0.002 A 0.002 A
最大压摆率 0.13 mA 0.155 mA 0.145 mA 0.1 mA 0.1 mA 0.13 mA
最大供电电压 (Vsup) 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) 3 V 3 V 3 V 3 V 3 V 3 V
标称供电电压 (Vsup) 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES YES YES YES
技术 CMOS CMOS CMOS CMOS CMOS CMOS
温度等级 COMMERCIAL INDUSTRIAL INDUSTRIAL COMMERCIAL COMMERCIAL COMMERCIAL
端子面层 Tin/Lead (Sn/Pb) Matte Tin (Sn) - annealed Matte Tin (Sn) - annealed Matte Tin (Sn) - annealed Tin/Lead (Sn/Pb) Matte Tin (Sn) - annealed
端子形式 GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING
端子节距 0.8 mm 0.8 mm 0.8 mm 0.8 mm 0.8 mm 0.8 mm
端子位置 DUAL DUAL DUAL DUAL DUAL DUAL
处于峰值回流温度下的最长时间 NOT SPECIFIED 10 10 10 NOT SPECIFIED 10
宽度 10.16 mm 10.16 mm 10.16 mm 10.16 mm 10.16 mm 10.16 mm

推荐资源

GD32 F350 board_key_example测试
昨天收到的板子没空测试,刚刚测试了一下,程序比较简单,不按下key时三个led灯保持全灭,按下key时三个led间隔一段延时同时亮灭373703373702 ...
lsj306 GD32 MCU
加载地址失败怎么办
在TMS3200C6400中写了一个LOOP 可是在加载地址的时候失败了 怎么回事 求指点...
sooner272 DSP 与 ARM 处理器
请问在wlan中如何取得各个AP的验证方式和加密方式?
如题,在无线网卡扫描各个AP的时候,如何获取AP的验证模式和加密模式? 这些模式要在用OID_802_11_ENCRYPTION_STATUS, OID_802_11_AUTHENTICATION_MODE, 设置本地无线网卡的时候用到,...
weizhou 嵌入式系统
FPGA器件 内部RAM 或RAM 使用之讨论
altera 器件或 Xilinx 器件 内部都有RAM 或ROM ,怎样使用这些RAM 或ROM ? altera 器件 可以直接用Quartus 提供的宏函数生成指定的大小,端口的ROM 和RAM 供设计使用,也可以直接用元件调用 ......
eeleader FPGA/CPLD
程序变量存储问题?
bit OverflowH; bit OverflowL; uchar Unit; uchar Decimal; ......
1614048761 单片机
【SAMR21新玩法】30. 引脚定义
一直忘记将引脚定义贴出来了。下面是GPIO的定义,图是SAMD21的,但是定义是相同的。 A0   PA02 A1   PB08 A2   PB09 A3   PA04 A4  ......
dcexpert MicroPython开源版块

热门文章更多

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 617  2440  1967  1676  597  13  50  40  34  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved