电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V05L55JG8

产品描述Dual-Port SRAM, 8KX8, 55ns, CMOS, PQCC68, 0.950 X 0.950 INCH, 0.170 INCH HEIGHT, GREEN, PLASTIC, LCC-68
产品类别存储    存储   
文件大小163KB,共22页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

70V05L55JG8概述

Dual-Port SRAM, 8KX8, 55ns, CMOS, PQCC68, 0.950 X 0.950 INCH, 0.170 INCH HEIGHT, GREEN, PLASTIC, LCC-68

70V05L55JG8规格参数

参数名称属性值
厂商名称IDT (Integrated Device Technology)
包装说明0.950 X 0.950 INCH, 0.170 INCH HEIGHT, GREEN, PLASTIC, LCC-68
Reach Compliance Codeunknown
最长访问时间55 ns
其他特性INTERRUPT FLAG; SEMAPHORE; AUTOMATIC POWER-DOWN
JESD-30 代码S-PQCC-N68
JESD-609代码e3
长度24.2062 mm
内存密度65536 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
功能数量1
端子数量68
字数8192 words
字数代码8000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织8KX8
封装主体材料PLASTIC/EPOXY
封装代码QCCN
封装形状SQUARE
封装形式CHIP CARRIER
并行/串行PARALLEL
座面最大高度4.572 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层MATTE TIN
端子形式NO LEAD
端子节距1.27 mm
端子位置QUAD
宽度24.2062 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED 3.3V
8K x 8 DUAL-PORT
STATIC RAM
IDT70V05S/L
Features
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 20ns (max.)
Low-power operation
– IDT70V05S
Active: 400mW (typ.)
Standby: 3.3mW (typ.)
– IDT70V05L
Active: 380mW (typ.)
Standby: 660
µ
W (typ.)
IDT70V05 easily expands data bus width to 16 bits or more
using the Master/Slave select when cascading more than
one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
TTL-compatible, single 3.3V (±0.3V) power supply
Available in 68-pin PGA and PLCC, and a 64-pin TQFP
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
,
I/O
Control
I/O
0R
-I/O
7R
BUSY
R
A
12R
A
0R
(1,2)
A
12L
A
0L
Address
Decoder
13
MEMORY
ARRAY
13
Address
Decoder
CE
L
OE
L
R/W
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
M/S
SEM
R
INT
R
(2)
2942 drw 01
JUNE 2012
1
©2012 Integrated Device Technology, Inc.
DSC 2941/10
关于电子产品的老化时间
大家都知道,电子产品出厂前要进行老化,这样做的目的是为了及早发现早期失效的元器件,进行更换或者淘汰。那么大家遇到的电子产品的老化时间和老化环境都是怎样的呢?我以前单温是高温(45℃) ......
jishuaihu 综合技术交流
大三学生申请试用LX9
...
wangzhe330 FPGA/CPLD
设ACLK =TACLK=32768Hz,MCLK= SMCLK=DCOCLK=1.048576MHz,周期性取反P5.1……
写出程序,小弟下午期末考试,虽然是开卷,完全不会,求高手帮忙!! 1.MSP430F449在ACLK=LFXTI=32768HzMCLK=SMCLK=UCLK0=DCOCLK=1048576Hz 频率驱动下以115200波特率异步串行通信,采用中断 ......
yost 微控制器 MCU
今天我弄明白了ST的库是什么东东(转)
我以前对ST的库很不理解为什么要搞一个库出来,今天在网上看到的这样的文章: 我终于明白了,原来那个库就是这个东东了,就是CMSIS ARM推出Cortex微控制器软件接口标准 AR ......
zhaojun_xf NXP MCU
KW41Z 时钟
本帖最后由 freebsder 于 2017-4-12 16:00 编辑 其实freescale的mcu不算复杂,它的工具也一直做的很不错。前面的帖子里有说到CodeWarrior提供一个强大的Processor Expert工 ......
freebsder NXP MCU
关于计算机中断控制(IRQ)?
最近由于工作上遇到一些问题偏像计算机硬件软体设计方面的,虽然感觉有点简单,但是我却一直不是很理解,请大家帮忙: 在计算机中断控制中,不是说只有16个中断吗?IRQ编号从0到15,可是为什么 ......
wj54321 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 470  1059  1801  1502  994  32  22  17  48  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved