电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570DBB000105DGR

产品描述Oscillator, 10MHz Min, 810MHz Max, 810MHz Nom
产品类别无源元件    振荡器   
文件大小547KB,共37页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570DBB000105DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570DBB000105DGR - - 点击查看 点击购买

570DBB000105DGR概述

Oscillator, 10MHz Min, 810MHz Max, 810MHz Nom

570DBB000105DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明LCC8,.2X.28,100
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率810 MHz
最小工作频率10 MHz
标称工作频率810 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源3.3 V
认证状态Not Qualified
最大压摆率117 mA
标称供电电压3.3 V
表面贴装YES
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 32.
Pin Assignments:
See page 31.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.5 4/14
Copyright © 2014 by Silicon Laboratories
假如有一天没有了网络 我们怎么生活?
天天上网,都已经成为习惯了真不敢想象当有一天没有了网络我们的生活将会变成怎样有人说:当空虚时网络是生活的一部分当充实时候他跟方便面一样!可如今的大多数人把网络当做了生活的全部有一天没 ......
liuceone 聊聊、笑笑、闹闹
做一个集成电路工程师需要什么样的素质,具备什么样的能力,
我今年毕业了,我的两个同学考上了东南大学的集成电路学院,我也想考,但是我有害怕这项工作不适合我,所以有点迷茫,我还不知道集成电路具体是做什么东西,对整个过程还不是很了解,希望哪位高手能给 ......
sbygreat FPGA/CPLD
EVM:Error vector magnitude 矢量幅度误差
EVM:Error vector magnitude 矢量幅度误差 549661 EVM是数字通信领域最重要的指标之一。它由如下7个方面所影响。 1. I Q 支路增益不平衡设增益差为,单位为dB 2. 正交调制器中本振移相 ......
btty038 无线连接
ST17年电机培训资料
附件是ST-17年电机培训资料,当时用的4.3的库 现在ST出5.0的新库了,后面更新上来。:loveliness: ...
newdrive 电机控制
崔永元赴美调查转基因
不要光看标题,看完 http://scitech.people.com.cn/n/2013/1112/c1007-23518890.html 从质疑到建议 崔永元赴美调查转基因前后态度微妙变化 人民网北京11月12日电(魏艳 实习生杜煜天)知 ......
wangfuchong 聊聊、笑笑、闹闹
求指教电磁阀
亲们,有谁做过电磁阀的项目啊!怎么实现的,求指教...
丙寅电子 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2319  335  182  2380  1797  37  53  45  12  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved