电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB938M000DGR

产品描述LVPECL Output Clock Oscillator, 938MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB938M000DGR概述

LVPECL Output Clock Oscillator, 938MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB938M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率938 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
nios ii无法注册两个pio的中断
环境是win7 64bit,quartus ii 11.0. 用到两个pio的边沿中断。注册中断时发现总是有一个中断无法注册成功。 中断部分代码如下: volatile int flag_dvalid = 0;volatile int flag_ready = ......
gddxz FPGA/CPLD
简单的时政小测试
不许百度,就凭现在的感觉。看看大家对时政的关注度:pleased: 两会已经召开了吗?两个会都没开算是没开,其他情况都算开了。 ...
mmmllb 聊聊、笑笑、闹闹
网上下载的FOR WINCE程序总不能安装?
点击执行文件就提示该文件不是个有效的WIN32应用程序,何解? 那些绿色软件也是一样!...
中流砥拄 嵌入式系统
单片机的UTC时间时区转换
一、创作背景 之前做了个关于STM32低功耗信号采集的项目,使用STM32L031单片机,项目要求是这样的: 设备使用电池供电,检测传感器的信号,并将这个信号无线传出来。设备每次采集信号到传 ......
fish001 微控制器 MCU
查找书籍进行系统学习
有没有介绍UART、I2C、SPI、ADC、定时计数器等原理详细的那种书籍...
白依涛 51单片机
以拆会友】Fluke 8845A 六位半台表拆解
本帖最后由 ylyfxzsx 于 2017-5-13 22:19 编辑 福禄克8845A的这款六位半的台表有个通病,前后输入的切换开关接触片久了会接触不良,造成功能异常,最直接的就是显示异常,多按几次会好, ......
ylyfxzsx 以拆会友

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 723  1994  420  1659  1186  15  53  3  55  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved