电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KB356M000DG

产品描述CMOS/TTL Output Clock Oscillator, 356MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KB356M000DG概述

CMOS/TTL Output Clock Oscillator, 356MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KB356M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率356 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
INA282获取电流数据
339919 请问INA282使用这种方式怎么测量电流,应该怎样应用(IN-和IN+需要怎样加压?),从output输出的是检测电压吗?怎样得到需要检测的电流呢? ...
Studying_sss stm32/stm8
用IAR 430v5.50.2开打chronos手边的RF Access Point工程出错
165824 这是怎么回事?有人用IAR打开着工程吗?用什么版本的? 谢谢 ...
lidonglei1 微控制器 MCU
哪位大侠知道TinyOS2.X软件下载地址,告诉小弟,小弟感激不尽!!!!!!
我试了直接用百度和Google搜,没有找到满意的结果,麻烦有特殊途径的朋友告诉一下,谢谢!!!...
madcow 嵌入式系统
400分+现金酬谢 GPRS连接WAP网关发彩信的问题
望高手给点意见和建议 我发送了CONNECT PDU到WAP网关,如下: 7E 21 7D 65 00 00 90 01 00 00 00 80 11 35 81 0A BA EE 76 0A 00 00 AC 19 7F 23 F1 00 7C E7 FC 0A 00 01 12 01 10 0A 62 ......
zdk 嵌入式系统
威望分与芯币,E金币,学分之间有什么区别?
威望分与芯币,E金币,学分之间有什么区别? ...
wmh522 聊聊、笑笑、闹闹
终于等到你,终端研发测试资料全收集!
去年11月三大运营商正式发布5G套餐,WiFi 6、UWB等技术也日益走红,这些都代表着终端设备的高速公路已经铺好,只待不同终端各展风采。根据GSA报告,截至2019年10月,全球仅5G终端数量就 ......
eric_wang 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1954  2823  1472  2781  2448  40  57  30  56  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved