电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB384M000DGR

产品描述LVPECL Output Clock Oscillator, 384MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB384M000DGR概述

LVPECL Output Clock Oscillator, 384MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB384M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率384 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
安全并网的程序实现方法
本帖最后由 paulhyde 于 2014-9-15 09:37 编辑 25010今年电子设计大赛湖北省关于电源类的预测题中引入了并网的技术,我们尝试了这个题目。最后实现了逆变后的安全并网,没有像别的组一样狂烧MO ......
huangteng 电子竞赛
新手拜求C6000 ccs的简易教程
本人是新手 刚开始学ccs,网上搜的都是没有c6000系列的新手教程。拜求哪位能给个链接 下载教程的地方?...
denniao 嵌入式系统
DTR引脚在连接GPRS中作用?
如果串口中没有DTR引脚,怎么用AT指令连接GPRS? 发完"AT"; "AT+CGDCONT=1,\"IP\",\"CMNET\""; "AT*E2IPA=1,1"; 之后是不是要DTR一个脉冲才能发送 "AT*E2IPO=1,\""; "ip" "\","; "por ......
aaixinjue 嵌入式系统
一周测评情报~
hello~大家好~新一周的测评情报又来啦~~明天就是国庆啦~祝大家开开心心过个好节!言归正传,咱们来看看最新的测评情报吧~ 正在火热申请中 1.免费测评——拓普微智能显示模 ......
okhxyyo 测评中心专版
CCS3.3无法生成.out文件
"C:\CCStudio_v3.3\C6000\cgtools\bin\cl6x" -@"Debug.lkf" undefined first referenced symbol in file --------- ......
ZhaiL ARM技术
不用的口,方向设成什么好,输入还是输出?
不用的口,方向设成输入好还是输出好?...
杨柳青年 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1075  245  2120  1239  1454  56  31  44  57  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved