电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RC718M000DG

产品描述LVPECL Output Clock Oscillator, 718MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RC718M000DG概述

LVPECL Output Clock Oscillator, 718MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RC718M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率718 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Window Mobile环境下的SD卡和TF卡驱动程序问题
各位,我想做Window Mobile环境下的SD卡和TF卡驱动程序的开发,但此前我从未做过驱动开发,所以想请教一下: 1、Window Mobile环境下的SD卡和TF卡驱动程序的开发需要使用什么开发工具? 2、需 ......
rissun 嵌入式系统
RJ45连接两块板,这是网络连接吗?
要求是做两块板,两块板间用网线相连 第一块板:STM32——网络芯片——RJ45 第二块板:RJ45——网络芯片——stm32 这两块板的连接就是第一块板的RJ45出来的网线连到第二块板的RJ45, ......
gongjun51201314 嵌入式系统
如何解决Wi-Fi 前端的热挑战?
Qorvo 营销、无线链接业务部总监Tony Testa 在“Q&A:处理 Wi-Fi 前端的热挑战”中指出,前端设计人员正面临着哪些 Wi-Fi 热挑战主要以下两点: 第一个挑战是市场对更小巧、更纤 ......
alan000345 无线连接
低压差线性稳压器设计要点及故障分析
低压差线性稳压器设计要点及故障分析...
tonytong 电源技术
ATMEGA16A 熔丝位设置
有大神告诉下熔丝位设置外部12M晶振熔丝位怎么设置,已经锁死3片了,不敢在乱来了。...
aa561950690 Microchip MCU
暗恋一个人就是感觉对方身上有Wi-Fi一样
早上坐车,看到一句话,觉得挺形象,分享一下: 暗恋一个人就是感觉对方身上有Wi-Fi一样,可惜密码只对另一个人开放; 相恋就像蓝牙一样,只有密码匹配才能交互。 搞无线的朋友,你们觉 ......
绿茶 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 60  1532  2288  1877  1181  49  11  35  52  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved