电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

FX-700-EAE-PNKA-HH-KX

产品描述Converter,
产品类别无线/射频/通信    电信电路   
文件大小398KB,共8页
制造商Vectron International, Inc.
官网地址http://www.vectron.com/
标准
下载文档 详细参数 全文预览

FX-700-EAE-PNKA-HH-KX概述

Converter,

FX-700-EAE-PNKA-HH-KX规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Vectron International, Inc.
包装说明QCCN, LCC16,.3x.2,40
Reach Compliance Codecompliant
其他特性also works in 5v nominal supply voltage
应用程序ATM;SDH;SONET
JESD-30 代码R-CQCC-N16
JESD-609代码e4
长度7.49 mm
湿度敏感等级1
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装代码QCCN
封装等效代码LCC16,.3x.2,40
封装形状RECTANGULAR
封装形式CHIP CARRIER
座面最大高度2.13 mm
最大压摆率40 mA
标称供电电压3.3 V
表面贴装YES
电信集成电路类型ATM/SONET/SDH SUPPORT CIRCUIT
温度等级INDUSTRIAL
端子面层Gold (Au) - with Nickel (Ni) barrier
端子形式NO LEAD
端子节距1.02 mm
端子位置QUAD
宽度5.08 mm
Base Number Matches1

文档预览

下载PDF文档
FX-700
Low Jitter Frequency Translator
FX-700
Description
The FX-700 is a crystal-based frequency translator used in communications applications where low jitter is paramount.
Performance advantages include superior jitter performance, high output frequencies and small package size. Advanced custom
ASIC technology results in a highly robust, reliable and predictable device. The device is packaged in a 16 pad ceramic package
with a hermetic seam welded lid.
Features
5.0 x 7.5 mm, Hermetically sealed SMD package
Frequency Translation to 77.760 MHz
3.3 Volt or 5.0 Volt Supply
Tri-State Output allows board test
Lock Detect
Commercial or Industrial Temp. Range
CMOS Output
Absolute Pull Range Performance to +/-100 ppm
Capable of locking to an 8 kHz pulse/BITS clock
Product is free of lead and compliant to EC RoHS Directive
Applications
Frequency Translation, Clock Smoothing
Telecom - SONET/SDH/ATM
Datacom – DSLAM, DSLAR, Access Nodes
Base Station – GSM, CDMA
Cable Modem Head End
Block Diagram
LD
(8)
C1 Charge
Pump Out
(5)
Charge
Pump
VC
OUT
(3)
VC
IN
(16)
VCXO
VCXO
OUT
(13)
FIN
(6)
÷
(1-64)
Phase
Detector
& LD
÷
(1-16384)
FOUT
(10)
V
DD
(1)
V
DB
(11)
V
DA
(2)
V
DO
(14)
VCXO
IN
(12)
TRI-STATE
(4)
GND
(7, 9)
Figure 1. Functional block diagram
Page 1 of 8
DE1-SoC板上DDR3的物理地址?
我最近用DE1-SoC板做一个实验,要用AD采集数据。AD采集由FPGA进行,数据通过FPGA-2-HPS Brige写入DDR3,再由Linux下的程序读出。 Linux启动时通过设置u-boot参数mem=256M限制只占用256M,FPG ......
cncqzxj FPGA/CPLD
深度解读|5G时代下的射频前端技术
5G时代的开启,使网络基站和用户设备(例如:手机)变得越来越纤薄和小巧,能耗上也变得越来越低。为了适合小尺寸设备,许多射频应用所使用的印刷电路板(PCB)也在不断减小尺寸。一个典型的射 ......
alan000345 无线连接
XILINX FPGA芯片
本来想自已设计制作一块FPGA的学习板,以XC7A100T 为例,打算买两个样片,发现价格贵的离谱,要700RMB, 真的要这么贵吗? ...
Fred_1977 FPGA/CPLD
Windows CE下播放器OSD叠加问题
敲锣打鼓,各位走走停停,进来看看问题,发表下意见,帮忙解决问题了~ 最近在做一个播放器,用的是TCPMP,想实现的功能是实现全屏播放时,当有触屏动作发生时,控制按钮显示出来,叠加在图 ......
6565 嵌入式系统
关于ST8S207的捕捉问题
三合一开发板上其中一个KEY与TIM1_CH4连接用KEY来产生一个脉冲信号,来试验TIM1的捕获功能,但始终读不出捕获值。程序如下:TIM1_CCMR4|=0x01;//引脚选作输入TIM1_CCER2|=0x30;//下降沿有 ......
wangjun01 stm32/stm8
DDT导航软件在我定制的WINCE6.0上跑不了,串口什么消息都不打印,我的RAM空间有83MB左右,为什么?
DDT导航软件在我定制的WINCE6.0上跑不了,串口什么消息都不打印,我的RAM空间有83MB左右,为什么?...
noone 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1638  529  1830  2328  1601  42  34  53  11  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved