电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QB1243M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1243MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QB1243M00DG概述

CMOS/TTL Output Clock Oscillator, 1243MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QB1243M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1243 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【米尔MYB-YT507开发板试用体验】安装pyecharts模块
准备做一个网页在线展示开发板CPU、内存等使用状况,需要用到pyecharts模块。但是在安装pyecharts模块时报错:ModuleNotFoundError: No module named 'markupsafe',通过查找,发现pip ......
lugl4313820 国产芯片交流
联发科启动史上最大规模招聘,硕士毕业年薪逾34.5万
来源:IT之家 据中国台湾《经济日报》报道,中国台湾 IC 设计龙头联发科昨日宣布,因应业务拓展需求,启动集团历来最大规模招聘。 538067 联发科预计将在全球招募 2000 名研发人才,并 ......
eric_wang 工作这点儿事
光电开关
想问一下各位大神,为什么漫反射光电开关可以分离玻璃和塑料,具体的原理是什么?具体是怎样分离的? ...
王呀小呀曼 聊聊、笑笑、闹闹
多种硬件仿真资料综合设计篇
本帖最后由 paulhyde 于 2014-9-15 09:37 编辑 23572 ...
guangzhiyize 电子竞赛
SD卡读CE镜像文件慢(S3C6410 )
现制作一个从SD卡启动烧镜像的BootLoader, 启动后在从SD卡读镜像时发现特别慢,经查发现是在读镜像时要先检查S3C6410的Normal Interrupt Status Register(NORINTSTS)的Buffer Read Ready (ST ......
babaluosha 嵌入式系统
基于FPGA的高速图像压缩编码器
为解决高分辨率遥感图像和医学图像的实时压缩问题,本文提出了一种适合FPGA实现的无链表小波零树压缩算法,通过预处理和主处理过程分解实现了并行流水编码结构。利用Altera公司的DE3开发平台完 ......
红色飓风 红色飓风FPGA专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2207  1118  2774  2857  1756  26  36  39  5  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved