电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A3PN060-FVQG100

产品描述Field Programmable Gate Array, 1536 CLBs, 60000 Gates, 1536-Cell, CMOS, PQFP100, 14 X 14 MM, 1.20 MM HEIGHT, 0.50 MM PITCH, ROHS COMPLIANT, VQFP-100
产品类别可编程逻辑器件    可编程逻辑   
文件大小3MB,共92页
制造商Actel
官网地址http://www.actel.com/
标准
下载文档 详细参数 全文预览

A3PN060-FVQG100概述

Field Programmable Gate Array, 1536 CLBs, 60000 Gates, 1536-Cell, CMOS, PQFP100, 14 X 14 MM, 1.20 MM HEIGHT, 0.50 MM PITCH, ROHS COMPLIANT, VQFP-100

A3PN060-FVQG100规格参数

参数名称属性值
是否Rohs认证符合
包装说明14 X 14 MM, 1.20 MM HEIGHT, 0.50 MM PITCH, ROHS COMPLIANT, VQFP-100
Reach Compliance Codecompliant
JESD-30 代码S-PQFP-G100
JESD-609代码e3
长度14 mm
湿度敏感等级3
可配置逻辑块数量1536
等效关口数量60000
输入次数71
逻辑单元数量1536
输出次数71
端子数量100
最高工作温度70 °C
最低工作温度-20 °C
组织1536 CLBS, 60000 GATES
封装主体材料PLASTIC/EPOXY
封装代码TFQFP
封装等效代码TQFP100,.63SQ
封装形状SQUARE
封装形式FLATPACK, THIN PROFILE, FINE PITCH
峰值回流温度(摄氏度)260
电源1.5,1.5/3.3 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压1.575 V
最小供电电压1.425 V
标称供电电压1.5 V
表面贴装YES
技术CMOS
温度等级OTHER
端子面层MATTE TIN
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间40
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
Advance v0.4
ProASIC 3 nano Flash FPGAs
Features and Benefits
Wide Range of Features
• 10 k to 250 k System Gates
• Up to 36 kbits of True Dual-Port SRAM
• Up to 71 User I/Os
®
®
Advanced I/Os
• 1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
• Bank-Selectable I/O Voltages—up to 4 Banks per Chip
• Single-Ended I/O Standards: LVTTL, LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V
• Wide Range Power Supply Voltage Support per JESD8-B,
Allowing I/Os to Operate from 2.7 V to 3.6 V
• I/O Registers on Input, Output, and Enable Paths
• Selectable Schmitt Trigger Inputs
• Hot-Swappable and Cold-Sparing I/Os
• Programmable Output Slew Rate
and Drive Strength
• Weak Pull-Up/-Down
• IEEE 1149.1 (JTAG) Boundary Scan Test
• Pin-Compatible Packages across the ProASIC3 Family
• Up to Six CCC Blocks, One with an Integrated PLL
• Configurable Phase Shift, Multiply/Divide, Delay
Capabilities and External Feedback
• Wide Input Frequency Range (1.5 MHz to 350 MHz)
Reprogrammable Flash Technology
130-nm, 7-Layer Metal (6 Copper), Flash-Based CMOS Process
Live at Power-Up (LAPU) Level 0 Support
Single-Chip Solution
Retains Programmed Design when Powered Off
High Performance
• 350 MHz System Performance
In-System Programming (ISP) and Security
• Secure ISP Using On-Chip 128-Bit Advanced Encryption
Standard (AES) Decryption via JTAG (IEEE 1532–compliant)
• FlashLock
®
to Secure FPGA Contents
Clock Conditioning Circuit (CCC) and PLL
Low Power
Low-Power ProASIC3 nano Products
1.5 V Core Voltage for Low Power
Support for 1.5 V-Only Systems
Low-Impedance Flash Switches
Embedded Memory
• 1 kbit of FlashROM User Nonvolatile Memory
• SRAMs and FIFOs with Variable-Aspect-Ratio 4,608-Bit RAM
Blocks (×1, ×2, ×4, ×9, and ×18 organizations)
• True Dual-Port SRAM (except ×18 organization)
High-Performance Routing Hierarchy
• Segmented, Hierarchical Routing and Clock Structure
Enhanced Commercial Temperature Range
• –20°C to +70°C
Table 1 •
ProASIC3 nano Devices
ProASIC3 nano Devices
System Gates
Typical Equivalent Macrocells
VersaTiles (D-flip-flops)
RAM kbits (1,024 bits)
4,608-Bit
Blocks
2
2
2
A3PN010
10 k
86
260
1k
4
2
34
34
QN48
A3PN015
15 k
128
384
1k
4
3
49
QN68
A3PN020
20 k
172
520
1k
4
3
49
52
QN68
A3PN030
1
30 k
256
768
1k
6
2
77
83
QN48, QN68
VQ100
A3PN060
60 k
512
1,536
18
4
1k
Yes
1
18
2
71
71
A3PN125
125 k
1,024
3,072
36
8
1k
Yes
1
18
2
71
71
A3PN250
250 k
2,048
6,144
36
8
1k
Yes
1
18
4
68
68
FlashROM Bits
Secure (AES) ISP
Integrated PLL in CCCs
2
VersaNet Globals
I/O Banks
Maximum User I/Os (packaged device)
Maximum User I/Os (Known Good Die)
Package Pins
QFN
VQFP
VQ100
VQ100
VQ100
Notes:
1. A3PN030 is available in the Z feature grade only and offers package compatibility with the lower density nano devices. Refer to
"ProASIC3 nano Ordering Information" on page III.
2. A3PN030 and smaller devices do not support this feature.
3. For higher densities and support of additional features, refer to the
ProASIC3
and
ProASIC3E
handbooks.
† A3PN030 and smaller devices do not support this feature.
January 2009
© 2009 Actel Corporation
I
这样准备电赛有效率吗
本帖最后由 paulhyde 于 2014-9-15 09:12 编辑 整天呆在实验室,备战8月底的电赛,感觉好累,虽然每天吃在实验室,睡在实验室,还是感觉没效率啊,该怎么办啊,现在老师只叫我们调12864,把msp ......
江汉大学南瓜 电子竞赛
菜鸟求助
#include void delay(long int n) { long int i,j; for(i=n;i>0;i--) for(j=11000;j>0;j--); } void main(void) { WDTCTL=WDTPW+WDTHOLD; P1DIR |= (1...
阿亮tml 微控制器 MCU
一起玩树莓派3 + 系统安装与简单试用
本帖最后由 shinykongcn 于 2016-10-27 16:18 编辑 开箱果照发完,自然就该进入下一步了,上电开跑~{:1_114:} 不过开跑前还是得先做一点点其它工作,那就是安装系统。别怕,这个不像电脑装 ......
shinykongcn 嵌入式系统
周计划+DIY家用短距离测距兼近距离有人报警闹钟
127370 瑞萨电子RL78/G14评估板DIY周计划模板试用者ID:damiaa 周计划周论坛提交内容 9.16-9.22 (第一周)熟悉DEMO板和开发环境写一份使用心得,对它的性能作些说明 9.23-9.29 (第 ......
damiaa 瑞萨MCU/MPU
Energia升级到1.8.7E21
看到社区正在进行的 CC3200-LAUNCHXL 测试 活动,突然想起了Energia这个软件。它可以像使用Arduino一样开发TI芯片,即使对芯片底层不那么熟悉,也可以利用软件提供的支持库和Arduino社区的丰富 ......
dcexpert TI技术论坛
用摄影冲击心灵,感受事实的力量
幸福是什么,幸福就是他们没有的,我们却有了,至少我们不用像他们一样活的如此的卑微,他们都是一伙被社会忽略的人群。朋友们情珍惜自己美好的生活,因为我们比他们幸福的多了。...
wateras1 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2371  1159  1018  562  2406  51  13  25  19  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved