电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A3PN030-1QNG68I

产品描述FPGA, 768 CLBS, 30000 GATES, QCC68, 8 X 8 MM, 0.90 MM HEIGHT, 0.40 MM PITCH, ROHS COMPLIANT, QFN-68
产品类别可编程逻辑器件    可编程逻辑   
文件大小3MB,共106页
制造商Microsemi
官网地址https://www.microsemi.com
标准
下载文档 详细参数 全文预览

A3PN030-1QNG68I概述

FPGA, 768 CLBS, 30000 GATES, QCC68, 8 X 8 MM, 0.90 MM HEIGHT, 0.40 MM PITCH, ROHS COMPLIANT, QFN-68

A3PN030-1QNG68I规格参数

参数名称属性值
是否Rohs认证符合
包装说明HVQCCN,
Reach Compliance Codecompliant
JESD-30 代码S-XQCC-N68
长度8 mm
湿度敏感等级3
可配置逻辑块数量768
等效关口数量30000
端子数量68
最高工作温度85 °C
最低工作温度-40 °C
组织768 CLBS, 30000 GATES
封装主体材料UNSPECIFIED
封装代码HVQCCN
封装形状SQUARE
封装形式CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE
峰值回流温度(摄氏度)260
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1 mm
最大供电电压1.575 V
最小供电电压1.425 V
标称供电电压1.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式NO LEAD
端子节距0.4 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度8 mm
Base Number Matches1

文档预览

下载PDF文档
Revision 8
ProASIC3 nano Flash FPGAs
Features and Benefits
Wide Range of Features
• 10 k to 250 k System Gates
• Up to 36 kbits of True Dual-Port SRAM
• Up to 71 User I/Os
®
Advanced I/Os
• 1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
• Bank-Selectable I/O Voltages—up to 4 Banks per Chip
• Single-Ended I/O Standards: LVTTL, LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V
• Wide Range Power Supply Voltage Support per JESD8-B,
Allowing I/Os to Operate from 2.7 V to 3.6 V
• I/O Registers on Input, Output, and Enable Paths
• Selectable Schmitt Trigger Inputs
• Hot-Swappable and Cold-Sparing I/Os
• Programmable Output Slew Rate
and Drive Strength
• Weak Pull-Up/-Down
• IEEE 1149.1 (JTAG) Boundary Scan Test
• Pin-Compatible Packages across the ProASIC3 Family
• Up to Six CCC Blocks, One with an Integrated PLL
• Configurable Phase Shift, Multiply/Divide, Delay
Capabilities and External Feedback
• Wide Input Frequency Range (1.5 MHz to 350 MHz)
Reprogrammable Flash Technology
• 130-nm, 7-Layer Metal (6 Copper), Flash-Based CMOS
Process
• Live at Power-Up (LAPU) Level 0 Support
• Single-Chip Solution
• Retains Programmed Design when Powered Off
High Performance
• 350 MHz System Performance
In-System Programming (ISP) and Security
• Secure ISP Using On-Chip 128-Bit Advanced Encryption
Standard (AES) Decryption via JTAG (IEEE 1532–compliant)
• FlashLock
®
to Secure FPGA Contents
Clock Conditioning Circuit (CCC) and PLL
Low Power
Embedded Memory
• 1 kbit of FlashROM User Nonvolatile Memory
• SRAMs and FIFOs with Variable-Aspect-Ratio 4,608-Bit RAM
Blocks (×1, ×2, ×4, ×9, and ×18 organizations)
• True Dual-Port SRAM (except ×18 organization)
Low Power ProASIC 3 nano Products
1.5 V Core Voltage for Low Power
Support for 1.5 V-Only Systems
Low-Impedance Flash Switches
®
High-Performance Routing Hierarchy
• Segmented, Hierarchical Routing and Clock Structure
Enhanced Commercial Temperature Range
• –20°C to +70°C
Table 1 • ProASIC3 nano Devices
ProASIC3 nano Devices
ProASIC3 nano-Z Devices
System Gates
Typical Equivalent Macrocells
VersaTiles (D-flip-flops)
RAM kbits (1,024 bits)
2
4,608-Bit Blocks
2
FlashROM Bits
Secure (AES) ISP
2
Integrated PLL in CCCs
2
VersaNet Globals
I/O Banks
Maximum User I/Os (packaged device)
Maximum User I/Os (Known Good Die)
Package Pins
QFN
VQFP
10K
86
260
1k
4
2
34
34
QN48
15K
128
384
1k
4
3
49
QN68
20K
172
520
1k
4
3
49
52
QN68
A3PN010
A3PN015
A3PN020
A3PN030Z
1
30K
256
768
1k
6
2
77
83
QN48, QN68
VQ100
A3PN060
A3PN125
A3PN250
A3N250Z
250K
2,048
6,144
36
8
1k
Yes
1
18
4
68
68
A3PN060Z A3PN125Z
60K
512
1,536
18
4
1k
Yes
1
18
2
71
71
125K
1,024
3,072
36
8
1k
Yes
1
18
2
71
71
VQ100
VQ100
VQ100
Notes:
1. A3PN030 is available in the Z feature grade only.
2. A3PN030 and smaller devices do not support this feature.
3. For higher densities and support of additional features, refer to the
ProASIC3
and
ProASIC3E
handbooks.
† A3PN030 and smaller devices do not support this feature.
April 2010
© 2010 Actel Corporation
I
物联网等于万物互联?
632084 物联网简介 物联网是一个大型网络,其中任何计算机或几乎任何具有 IP 地址的东西都连接到互联网或相互连接,以自动执行任务或限制人工干预。这些设备可以是手机、灯、手表、电视机、 ......
btty038 机器人开发
ST将在9月份在全国10个城市举办STM32的技术研讨会!最新消息
ST将在9月份在全国10个城市举办STM32的技术研讨会,这次研讨会的一个主要目的是对大家在使用STM32过程中的一些疑问进行解答和澄清。目前我们正在准备一些技术方面的文档,为了更广泛的满足 ......
cxm23 stm32/stm8
基于LPC和GPS的汽车防盗系统
想用NXP LPC1000来设计一个基于LPC1114和GPS的汽车防盗系统。...
fenghuolun NXP MCU
IC制造工艺与光刻对准特性关系的研究
马万里,赵建明,吴纬国   (电子科技大学微电子与固体电子学院,成都610054)   摘要:主要针对光刻对准特性,从单项工艺和工艺集成的角度,分析了影响光刻对准的各个主要因素,主要包括对准 ......
jcfeow FPGA/CPLD
围观!诺基亚“闪电”充电技术
利用闪电来充电?你没有看错!近日消息称,诺基亚正研究用闪电给手机充电的新技术,测试中,Lumia 925在几秒钟内就完成了充电。尽管如此,对于如此“惊世骇俗”的消息,还是有不少网友提出了质 ......
qwqwqw2088 模拟与混合信号
ST直播:ST端侧人工智能之——基于NanoEdge AI的异常检测方案
629879 直播介绍 NanoEdge AI studio是一个可以帮助用户自动生成AI模型的软件工具,它无需用户有AI领域的专业知识,只需提供少量信号数据即可快速创建满足应用需求的AI模型。本 ......
eric_wang ST传感器与低功耗无线技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1972  2837  274  2927  2632  6  53  26  48  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved