电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATHA16.777/17.184

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TATHA16.777/17.184概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATHA16.777/17.184规格参数

参数名称属性值
包装说明DIP,
Reach Compliance Codecompli
其他特性SEATED HEIGHT CALCULATED
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDIP-T16
长度20.32 mm
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
座面最大高度4.58 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
温度等级INDUSTRIAL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
HDL设计经验交流
1、不仅仅单纯的敲代码,注意代码描述的电路层次,在RTL级完成设计。 2、分析电路设计要求,寻求特点简化电路设计结构。 3、每个块语句对一个变量赋值,块语句个数对应变量个数。结构清晰,书 ......
Leo417love FPGA/CPLD
《运算放大器参数解析与LTspice应用仿真》读书笔记之一 —— 细节决定成败
假日里收到EEWorld寄来的《运算放大器参数解析与LTspice应用仿真》一书,按照我的读书习惯先粗粗浏览一遍,然后开始细读。目前我已经读完第1章和第2章的2.1,2.2,2.3等小节。就这些已读完的章 ......
gmchen 模拟电子
神经模糊控制在SAW压力传感器温度补偿中的应用
声表面波(SAW)技术是一门新兴热门研究课题之一,国内外已有温度、压力、加速度等传感器的相关报道。SAW压力传感器借助于它无以伦比的性能,诸如:1)数字号输出;2)高灵敏度、高分辨力、抗干扰能 ......
medicalworld 医疗电子
帮忙看看这句什么意思。
帮忙看看这句什么意思。...
沉默胜过白金 微控制器 MCU
verilog12864的动态显示
有没有哪位好心人用verilog写过12864的动态显示汉字和字符的,就是我做的一个频率计想要动态显示到液晶上~~~~求助,有动态显示的例程最好了~~~ ...
875776347 FPGA/CPLD
求助!!请大家帮忙看看LM358运放做比较器遇到的小问题
我用LM358运放做比较器。正输入端是稳定输出1v,负输入端输入大于1或小于1V电压比较输出高低电平驱动后面的电子开关。现在晕遇到了我输入1.3V输出是0.02,输入0.72V结果还是0.02V,我想请大 ......
libobozyy 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 911  2082  537  1185  1329  49  26  51  40  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved