电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB1048M00DGR

产品描述LVDS Output Clock Oscillator, 1048MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB1048M00DGR概述

LVDS Output Clock Oscillator, 1048MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB1048M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1048 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于9B92的EPI配置问题
各位大侠,本人最近在调试9B92的时候,需要用到双片选来写SDRAM,可是在配置后往其地址中写数据,示波器发现无法实现片选。可是EPI 配置成双片选模式的时候。配置如下: EPIModeSet(EPI0 ......
yd06021623 微控制器 MCU
DDR2
ddr2控制器ip设计需要包括哪些功能?求解。...
wall_e FPGA/CPLD
【TI明星产品限时购】+AWR683ISK跑demo
在硬件连接无误和开发软件安装完毕之后,大家可以任意下载调试想要实现的demo。 518447 其中要下载的软件截图给大家参考一下,我发现最多的问题就是这些了。。 CCS不要下10,额。。。 ......
wangran_95 TI技术论坛
驱动编译问题
我下载ddkwizard设置好后,生成项目,为什么编译后没有产生sys文件? 生成的日志如下: 1>------ 已启动全部重新生成: 项目: Driver2.WXP, 配置: WXP checked (PREfast) Win32 ------ 1>正在 ......
hangziming 嵌入式系统
可调直流稳压源
我弄了个可调电源电路,Proteus仿真后如图18029 在这个电路图基础上我希望输出电压可以通过单片机控制,于是把可调电阻去掉了,直接加电压,Proteu仿真后怎么不能得到正确的结果?18030 我把 ......
qy08301 电源技术
游戏机卡
游戏机卡里的黑色芯片与单片机有什么关系呀 小弟刚接触这方面的东西什么也不懂,希望大家给解释一下...
chenli_502 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1362  1690  2789  164  850  29  35  38  25  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved