电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB1035M00DG

产品描述LVDS Output Clock Oscillator, 1035MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB1035M00DG概述

LVDS Output Clock Oscillator, 1035MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB1035M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1035 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
大家春节几天都怎么过的啊?
几点起床的? 白天干嘛呢? 随便聊聊,顺便祝大家新年快乐!...
azhiking 聊聊、笑笑、闹闹
【R7F0C809】环境搭建,跑个demo
本帖最后由 lyzhangxiang 于 2015-8-15 15:31 编辑 今天得空,搭建个环境跑个demo看看,RL78私有内核,开发工具和IDE基本都是原厂的,得跟着原厂走,该怎么弄怎么弄,文档还是相当全的不得不 ......
lyzhangxiang 瑞萨MCU/MPU
工作VS女友 怎么破
天天加班搞东西,天天搞到1点左右,女友生气中。。。:surrender: 老板天天催着进度进度。 看看各位大哥哥、大姐姐有何高招。。。小弟现在此谢过:congratulate:...
908508455a 聊聊、笑笑、闹闹
【新年新计划】不枉一年
【新年新计划】 作为技术猿,首先要把现在手头的系统弄得非常熟,作为一个合格的leader, 其次,希望金钱不要再这么少,能够买想买的东西,摆脱最底层的纠结。 如果有机会,想要换个环境 ...
百万千万 聊聊、笑笑、闹闹
TI Sitara AM335x系统之硬件设计②
今天接着昨天的硬件设计讲 4.确认电气和时钟的兼容性 硬件设计的关键一步是在设计原理图的时候要确定sitara系统各设备和集成电路的直流和交流电之间的兼容性。 元件的数据手册中可以提 ......
IC爬虫 DSP 与 ARM 处理器
SHOW---LCD12864之简易动画
对于LCD12864(ST7920)来说,除了显示数字、字符、汉字,还可以显示一个点,任意两点之间画线,画圆、画矩形等等,除此之外,利用LCD12864的绘图功能,还可以显示简易的动画,今天向大家SHOW一 ......
季夏木槿 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 456  2249  2825  726  233  57  9  51  2  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved