Processor Specific Clock Generator, CMOS, PDSO48, TSSOP-48
参数名称 | 属性值 |
零件包装代码 | TSSOP |
包装说明 | , |
针数 | 48 |
Reach Compliance Code | unknown |
ECCN代码 | EAR99 |
JESD-30 代码 | R-PDSO-G48 |
端子数量 | 48 |
封装主体材料 | PLASTIC/EPOXY |
封装形状 | RECTANGULAR |
封装形式 | SMALL OUTLINE |
认证状态 | Not Qualified |
表面贴装 | YES |
技术 | CMOS |
端子形式 | GULL WING |
端子位置 | DUAL |
uPs/uCs/外围集成电路类型 | CLOCK GENERATOR, PROCESSOR SPECIFIC |
Base Number Matches | 1 |
C9806B I2C频率时钟发生器的电源管理功能主要通过以下几个方面实现:
个别时钟使能/停止:所有时钟可以通过2线控制接口单独启用或停止。在低电平状态下,所有时钟都会停止,并在从运行状态到停止状态以及从停止状态到运行状态的转换中保持有效的高电平。
电源管理引脚:通过特定的引脚,如PCI_STP#(引脚26)和CPU_STP#(引脚27),可以控制PCI和CPU时钟的停止。当这些引脚被拉低时,相应的时钟会停止。
电源管理状态表:文档中提供了一个状态表(Table 3),描述了CPU_STOP#、PCI_STOP#和PWR_DWN#引脚的不同组合对CPU、PCI和其他时钟以及晶体振荡器和VCO的影响。
电源管理时序:文档还提供了电源管理时序图(Fig.2),说明了在PCI_F时钟和CPU时钟的下一个下降沿停止时钟的时序。
上电和电源关闭:在上电时,VCOs会在大约0.5毫秒内稳定到正确的脉冲宽度。在PWR_DWN#引脚从低到高的转换时,外部电路应允许0.5毫秒的时间,以便VCOs稳定,然后才能假定时钟周期是正确的。
降低功耗:通过禁用不需要的时钟,可以减少功耗。例如,当PWR_DWN#被拉低时,除了SDRAM (FB,0:5)、PLL和晶体之外的所有输出都会停止,从而实现最小的功耗。
电源旁路:为了减少时钟噪声,IMI推荐在3.3V VDD供应和模拟电源引脚(引脚25)之间使用旁路电路,以隔离设备的模拟电源供应,防止由于电源线上的噪声导致的内部模拟电路的不稳定。
通过这些机制,C9806B I2C频率时钟发生器能够灵活地管理电源,以适应不同的性能和功耗需求。
IMIC9806BTB | IMIC9806BYB | |
---|---|---|
描述 | Processor Specific Clock Generator, CMOS, PDSO48, TSSOP-48 | Processor Specific Clock Generator, CMOS, PDSO48, SSOP-48 |
零件包装代码 | TSSOP | SSOP |
针数 | 48 | 48 |
Reach Compliance Code | unknown | unknown |
ECCN代码 | EAR99 | EAR99 |
JESD-30 代码 | R-PDSO-G48 | R-PDSO-G48 |
端子数量 | 48 | 48 |
封装主体材料 | PLASTIC/EPOXY | PLASTIC/EPOXY |
封装形状 | RECTANGULAR | RECTANGULAR |
封装形式 | SMALL OUTLINE | SMALL OUTLINE |
认证状态 | Not Qualified | Not Qualified |
表面贴装 | YES | YES |
技术 | CMOS | CMOS |
端子形式 | GULL WING | GULL WING |
端子位置 | DUAL | DUAL |
uPs/uCs/外围集成电路类型 | CLOCK GENERATOR, PROCESSOR SPECIFIC | CLOCK GENERATOR, PROCESSOR SPECIFIC |
Base Number Matches | 1 | 1 |
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved