电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HC803M000DG

产品描述CMOS/TTL Output Clock Oscillator, 803MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HC803M000DG概述

CMOS/TTL Output Clock Oscillator, 803MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HC803M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率803 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Allegro软件摆放原件问题
刚学Allegro,网表和元件创建出来了,就是能看元件封装,按键SW1元件摆放进PCB里面就不显示,请大佬479580指点下谢谢! 补充内容 (2020-6-4 09:31): 原理图元件是两脚开关,在PCB板上 用4脚 ......
aowei123 PCB设计
OPA642
本帖最后由 paulhyde 于 2014-9-15 09:32 编辑 给推荐一个很好的运放 ...
miaorui2008 电子竞赛
CH340G的旁边有一个74HC00与非门逻辑芯片,有没有人知道它是做什么用的?
买的一个USB转RS485的小模块,发现CH340G的旁边有一个74HC00与非门逻辑芯片,有没有人知道它是做什么用的?怎么连接起来的,前面还有一个印字为T4的贴片元件,看起来像是三极管或者二极管,会是 ......
不一样的外星人 单片机
MALAB第七课--特殊图形--函数图形
一个个来介绍吧 上次预告也说过,就不在废话啦! 本帖最后由 gaoxiao 于 2009-6-20 10:14 编辑 ]...
gaoxiao 微控制器 MCU
爱论坛
本帖最后由 paulhyde 于 2014-9-15 09:06 编辑 怎没C题的呢?还是我没找上了。 ...
lgd 电子竞赛
ADI版本的Multisim如何在Multisim创建新器件!
ADI版本的Multisim是由NI公司和ADI合作设计的模拟仿真工具,用户可以在ADI网站上免费下载,里面囊括了几乎全部的放大器模型,在设计放大器相关电路前,如果能进行功能性或是精确度等指标的仿真 ......
qwqwqw2088 ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2249  958  2625  2169  1615  2  49  18  51  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved