电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB880M000BGR

产品描述LVPECL Output Clock Oscillator, 880MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB880M000BGR概述

LVPECL Output Clock Oscillator, 880MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB880M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率880 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
本周精彩博文分享
【TI 网络直播 FAQ】隔离驱动 83 问 新鲜出炉! 今天的内容讲哪些东西? 大功率隔离驱动的相关技术知识和2个非常实用的隔离驱动方案设计〉〉〉点击查看详情 无刷电机驱动DRV3205 评 ......
橙色凯 模拟与混合信号
关于确保域名注册信息真实、准确、完整的通知
尊敬的用户:您好! 按照信息产业部《中国互联网络域名管理办法》以及国家相关部门提出的“域名注册信息要做到真实、准确、完整”的要求,为了更好地保护域名持有者的权益,从即日起各用 ......
lanyangw 聊聊、笑笑、闹闹
不会android也能玩转SensorTile上位机开发?
写了一个配合SensorTile调试的android程序可以实现接收SensorTile加速度传感器发来的数据并通过曲线显示284184考虑到参加SensorTile大赛的网友有不会android开发的可以拿这个app实现一些简单的 ......
littleshrimp MEMS传感器
2407的SPI调试问题
请问老师我在调试2407的SPI口时为什么总是没有数据输出,而SPICLK和片选信号都是正确的,标志位SPI INT FLAG也可以置位,我在用变量观察SPIDAT时发现第一次在给SPITXBUF附值后SPIDAT是等于SPITX ......
ylzzly691 微控制器 MCU
基于FPGA的DPLL设计与仿真实现
1引言 锁相技术现已广泛应用于电子技术的各个领域,特别是在数字通信的调制解调、位同步、频率合成中常常要用到各种各样的锁相环。最初的锁相环全部由模拟电路组成,由于模拟锁相环存在温度漂 ......
jyl FPGA/CPLD
一种新型数字温度测量电路的设计及实现
一种新型数字温度测量电路的设计及实现 盛 娜1, 刘志军1, 曾繁泰1, 修 娜2(1. 山东大学 信息科学与工程学院, 山东 济南 250100;2. 青岛职业技术学院 信息技术学院, 山东 青岛266555) ......
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 936  526  2008  538  1402  34  48  46  16  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved