电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB869M000BG

产品描述LVPECL Output Clock Oscillator, 869MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB869M000BG概述

LVPECL Output Clock Oscillator, 869MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB869M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率869 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
非BSP工程,一定要SYSGEN才能编到NK当中吗?
编译非BSP工程,比如MS提供的COMMON里面的串口驱动COM-MDD2.在fileview找到工程,右键勾 上 clean before build,make run_time image after build 然后build current project 如果是BSP下的 ......
flyingxc82 嵌入式系统
招聘单片机开发人才
本公司位于广州市天河区软件园内,主要从事游戏机的软件,硬件的产品开发。 现在公司扩大开发范围,现急聘一名单片机开发人员(有效期15天)。 要求: 熟悉ARM9,ARM7内核及开发过程。 熟悉MCS ......
yynan 嵌入式系统
关于79系列集成稳压器的一个小问题
稳压器用LM7905CT,输入电容2.2uf,输出电容1uf,请问为什么滤波电容采用2.2mf,稳压器的输入电压仍然存在很大的脉冲直流电压?本人是新手,请讲的详细点,谢谢!...
evashe 电源技术
哪位大虾有关于声卡驱动方面的代码
最近换了工作,搞底层声卡驱动方面的开发,唉,赶鸭子上架,各位帮帮忙....
bupt042761 嵌入式系统
稳压器件TL431散问
【不懂就问】 如图,左边是TL431稳压器件的典型应用图,右边是现在遇到的电路 现有如下问题 【1】TL431内部的2.5V的基准源是如何一直稳定在2.5V的?查看芯片资料,也只是简单的画出2.5V稳压 ......
shaorc 综合技术交流
【TI建议】【汇总】JTAG 模块汇总帖(更新完毕)
按照我的建议,将帖子归类一下: JTAG 模块 1:各位大虾,请教个关于jtagWait()防止JTAG失效的问题 https://bbs.eeworld.com.cn/viewthread.php?tid=305969&extra=page%3D2%26amp%3Bfilter% ......
cat3902982 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1110  316  740  2488  260  33  16  9  24  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved