电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA519M000BG

产品描述LVPECL Output Clock Oscillator, 519MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA519M000BG概述

LVPECL Output Clock Oscillator, 519MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA519M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率519 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
大家都会焊接么,作为一个专业画图的
如题,有必要去学么? ...
一株草 PCB设计
siemens/cinterion mc37i/mc52i/mc55i模块资料
继TC35i/mc39i/mc55后,siemens/cinterion又推出了mc37i/mc52i/mc55i,兴华科仪作为西门子的正规代理商(可提供代理证书),将坚持一贯的优良作风,为广大客户服务,欢迎大家来电咨询! 需要 ......
xefon 嵌入式系统
【转帖】EMC的处理需要遵循的要点有哪些
在电子电路系统设计中EMC对于很多新手来说都快成为“玄学”了,主要原因是说起来简单,处理起来难。 简单说起来就是内外部干扰,处理起来难常常就是一团乱麻找不到问题点。无论是普通电路系统还 ......
皇华Ameya360 电源技术
20“万里”树莓派小车——电机控制学习(控制速度)
前面介绍了树莓派电机速度的获取,也介绍了树莓派的定时器的使用,将这两者结合,在使用控制算法,就可也对电机速度进行控制了。 PID控制算法 速度控制使用PID算法,这个网上很多介绍 ......
lb8820265 创意市集
拼板连接的问题
259003 259004259005 我现在画的是块拼板,第一张画的是原理图;第二张是封装库的图;等我把这个封装导到原理图时,第三张的规则检查就显示全部出现了错误,请高手指教;应该怎么画拼板两边连 ......
NJMKL PCB设计
【RVB2601调试记录】头文件里没有声明c文件里的函数
console_uart.h头文件里没有声明 c文件的函数int uart_getc(void)是什么原因?困惑中! 595823 ...
serialworld 玄铁RISC-V活动专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2775  914  158  2519  416  34  7  51  53  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved