电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

TRU050GECNA-40.960MHZ

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小173KB,共14页
制造商Vectron International, Inc.
官网地址http://www.vectron.com/
标准
下载文档 详细参数 全文预览

TRU050GECNA-40.960MHZ概述

PLL/Frequency Synthesis Circuit,

TRU050GECNA-40.960MHZ规格参数

参数名称属性值
是否Rohs认证符合
包装说明SOP,
Reach Compliance Codecompliant
模拟集成电路 - 其他类型PHASE LOCKED LOOP
JESD-30 代码R-CDSO-G16
JESD-609代码e4
长度20.32 mm
湿度敏感等级1
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
座面最大高度4.69 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级COMMERCIAL
端子面层Gold (Au) - with Nickel (Ni) barrier
端子形式GULL WING
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度7.88 mm
Base Number Matches1

文档预览

下载PDF文档
TRU050
Complete VCXO based Phase-Locked Loop
Features
Output Frequencies to 65.536 MHz
5.0 V or 3.3Vdc Operation
Tri-State Output
Holdover on Loss of Signal Alarm
VCXO with CMOS Outputs
0/70° or –40/85°C Temperature Range
Ceramic SMD Package
RoHS/Lead Free Compliant
The TRU050, VCXO based PLL
Description
The VI TRU050 is a user-configurable crystal-
based PLL integrated circuit. It includes a digital
phase detector, op-amp, VCXO and additional
integrated functions for use in digital
synchronization applications. Loop filter software
is available as well SPICE models for circuit
simulation.
Applications
Frequency Translation
Clock Smoothing
NRZ Clock Recovery
DSLAM, ADM, ATM, Aggregation, Optical
Switching/Routing, Base Station
Low Jitter PLL’s
Figure 1. TRU050 Block Diagram
Vectron International, 267 Lowell Rd, Hudson NH 03051-4916
Page 1 of 14
Tel: 1-88-VECTRON-1
Web:
www.vectron.com
Rev : 06Jan2006
西门子 S7-300 PLC 从入门到精通的100个经典问题及解答
1:使用CPU 315F和ET 200S时应如何避免出现“通讯故障”消息? 使用CPU S7 315F, ET 200S以及故障安全DI/DO模块,那么您将调用OB35 的故障安全程序。而且,您已经接受所有监控时间的默认设置值 ......
eeleader 工业自动化与控制
英特尔FPGA 2019工程师应用视频
2019季英特尔FPGA工程师应用视频!内容主要聚焦FPGA工程师们的烦恼,手把手教大家如何解决一些普遍的问题以及传授小技巧。 来看看这季都有哪些议题吧: 在 quartus® pr ......
EE大学堂 大学堂专版
急急!FPGA的JTAG口一直不正常!
新做的板子,用的alterad cyclone iii,芯片只要刚焊上去,JTAG口的TCK就跟GND短路,程序下不进去。网上说只要TCK、TMS、TDI、TDO任何一个引脚与地短路就说明JTAG口坏掉了。但是,芯片才刚焊上 ......
lijinhua1990 FPGA/CPLD
请教高频的低通滤波器的设计
小弟想做一个信号源,用DDS做,在输出滤波时遇到了一些问题,由于实验条件有限,没法做实物的仿真,只能软件模拟。发现ADI给出的标准120MHz低通滤波器的幅频曲线异常(使用Multisim2001仿真), ......
linda_xia 模拟电子
测频率
如果有个80M的正弦波,在未知频率的情况下,怎么测得频率? ...
20151997 电子竞赛
对易电源的心得
易电源非常不错,可以快速轻松实现电源设计。电源模块有助于用最少的外部元件设计优质可靠地电源。我们公司是做大功率电源的,易电源对我的工作非常有帮助。...
chen3bing 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1043  1250  2280  1893  2126  49  28  36  40  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved