电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC113M000DG

产品描述LVPECL Output Clock Oscillator, 113MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC113M000DG概述

LVPECL Output Clock Oscillator, 113MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC113M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率113 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
2010 ARM嵌入式开发技术巡回研讨会北京站见闻后记
周末阿牛哥整理2010ARM 嵌入式开发技术研讨会搜集的资料。当时听过TI 的FAE 讲座,整理资料TI 的Stelaris Product lines ,还有 TI的Stelari COTEX-M3 在LED 应用, 还有TI M3 在网络收音机上 ......
jameswangsynnex 微控制器 MCU
品胜 Lightning 数据线拆解,一些事实你得知道
近日,品胜官方微博 @品胜电子 发表微博称「起诉苹果 MFi 强制认证涉嫌垄断,索赔 1 元。」在微博详情中,品胜还称苹果 MFi 认证对产品安全性并无任何提升,反而限制了苹果产品及配件组件市场的 ......
Shadow_wong 以拆会友
第一次接触GRPS,有些问题想问问各位高手
我现在做一个项目,目的是:使用单片机控制一个GPRS模块,让它对一台能够上网的PC发送数据。目的很简单,我有几个问题想问问各位高手: 1、这样的目的能否实现? 2、要实现此目的,是否需要PC ......
tigeracl 嵌入式系统
Σ-Δ型A/D转换电路
本帖最后由 paulhyde 于 2014-9-15 03:06 编辑 2014年黑龙江赛区TI杯大学生电子设计竞赛 E题:Σ-Δ型A/D转换电路 1.任务 设计并制作1阶Σ-Δ调制器,并在此基础上设计并制作Σ-Δ型A/D转 ......
陈宜 电子竞赛
关于对象存储的问题
各位朋友,请问对象存储是不是需要有后备电池供电才可以使对象存储地掉电后仍可以保存注册表等!谢谢,HIVE就是基于对象存储的,那RAM注册表呢?不胜感谢!...
yangdi1985 嵌入式系统
优秀获奖作品:高功率因数电源
高功率因数电源 ...
兰博 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 988  369  2831  1382  555  41  27  58  31  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved