电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY7C1166V18-375BZI

产品描述DDR SRAM, 2MX8, 0.45ns, CMOS, PBGA165, 13 X 15 MM, 1.40 MM HEIGHT, MO-216, FBGA-165
产品类别存储    存储   
文件大小649KB,共27页
制造商Cypress(赛普拉斯)
下载文档 详细参数 全文预览

CY7C1166V18-375BZI概述

DDR SRAM, 2MX8, 0.45ns, CMOS, PBGA165, 13 X 15 MM, 1.40 MM HEIGHT, MO-216, FBGA-165

CY7C1166V18-375BZI规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
零件包装代码BGA
包装说明13 X 15 MM, 1.40 MM HEIGHT, MO-216, FBGA-165
针数165
Reach Compliance Codecompliant
ECCN代码3A991.B.2.A
最长访问时间0.45 ns
其他特性PIPELINED ARCHITECTURE
最大时钟频率 (fCLK)375 MHz
I/O 类型COMMON
JESD-30 代码R-PBGA-B165
JESD-609代码e0
长度15 mm
内存密度16777216 bit
内存集成电路类型DDR SRAM
内存宽度8
湿度敏感等级3
功能数量1
端子数量165
字数2097152 words
字数代码2000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织2MX8
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装等效代码BGA165,11X15,40
封装形状RECTANGULAR
封装形式GRID ARRAY, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)220
电源1.5/1.8 V
认证状态Not Qualified
座面最大高度1.4 mm
最大待机电流0.29 A
最小待机电流1.7 V
最大压摆率1.02 mA
最大供电电压 (Vsup)1.9 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层TIN LEAD
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度13 mm
Base Number Matches1

文档预览

下载PDF文档
CY7C1166V18, CY7C1177V18
CY7C1168V18, CY7C1170V18
18-Mbit DDR-II+ SRAM 2-Word Burst
Architecture (2.5 Cycle Read Latency)
Features
Functional Description
The CY7C1166V18, CY7C1177V18, CY7C1168V18, and
CY7C1170V18 are 1.8V Synchronous Pipelined SRAMs
equipped with DDR-II+ architecture. The DDR-II+ consists of an
SRAM core with an advanced synchronous peripheral circuitry.
Addresses for read and write are latched on alternate rising
edges of the input (K) clock. Write data is registered on the rising
edges of both K and K. Read data is driven on the rising edges
of K and K. Each address location is associated with two 8-bit
words (CY7C1166V18), or 9-bit words (CY7C1177V18), or 18-bit
words (CY7C1168V18), or 36-bit words (CY7C1170V18) that
burst sequentially into or out of the device.
Asynchronous inputs include output impedance matching input
(ZQ). Synchronous data outputs (Q, sharing the same physical
pins as the data inputs D) are tightly matched to the two output
echo clocks CQ/CQ, eliminating the need for separately
capturing data from each individual DDR SRAM in the system
design.
All synchronous inputs pass through input registers controlled by
the K or K input clocks. All data outputs pass through output
registers controlled by the K or K input clocks. Writes are
conducted with on-chip synchronous self-timed write circuitry.
18 Mbit density (2M x 8, 2M x 9, 1M x 18, 512K x 36)
300 MHz to 400 MHz clock for high bandwidth
2-Word burst for reducing address bus frequency
Double Data Rate (DDR) interfaces
(data transferred at 800 MHz) at 400 MHz
Read latency of 2.5 clock cycles
Two input clocks (K and K) for precise DDR timing
SRAM uses rising edges only
Echo clocks (CQ and CQ) simplify data capture in high-speed
systems
Data valid pin (QVLD) to indicate valid data on the output
Synchronous internally self-timed writes
Core V
DD
= 1.8V ± 0.1V; IO V
DDQ
= 1.4V to V
DD[1]
HSTL inputs and Variable drive HSTL output buffers
Available in 165-Ball FBGA package (13 x 15 x 1.4 mm)
Offered in both Pb-free and non Pb-free packages
JTAG 1149.1-compatible test access port
Delay Lock Loop (DLL) for accurate data placement
Configurations
With Read Cycle Latency of 2.5 cycles:
CY7C1166V18 – 2M x 8
CY7C1177V18 – 2M x 9
CY7C1168V18 – 1M x 18
CY7C1170V18 – 512K x 36
Selection Guide
Description
Maximum Operating Frequency
Maximum Operating Current
400 MHz
400
1080
375 MHz
375
1020
333 MHz
333
920
300 MHz
300
850
Unit
MHz
mA
Note
1. The QDR consortium specification for V
DDQ
is 1.5V + 0.1V. The Cypress QDR devices exceed the QDR consortium specification and are capable of supporting
V
DDQ
= 1.4V to V
DD
.
Cypress Semiconductor Corporation
Document Number: 001-06620 Rev. *D
198 Champion Court
San Jose
,
CA 95134-1709
408-943-2600
Revised March 06, 2008
[+] Feedback
EEWORLD大学堂----直播回放: 基于 TI DLP? 技术的工业创新应用介绍
直播回放: 基于 TI DLP? 技术的工业创新应用介绍:https://training.eeworld.com.cn/course/4722...
hi5 综合技术交流
STM32 I2C 的一个奇怪问题
调试一块电路板时发现些问题,希望与大家一起探讨一下。 首先声明一下,我是在调I2C时发现的问题,晶振8M,核工作在72M,I2C总线目前工作在100K,一切正常,但是我感觉程序是有问题的。 ......
vipsongyan stm32/stm8
哈哈 某人要感谢我了——超小的电钻
记得辛昕说他做的PCB没法打孔,今天在网上闲逛,找到了一个超级“精致”的电钻,分享下照片: 辛昕要谢谢我哦 它只有指甲盖大小,通过一个纽扣电池驱动。至于它能用来干嘛,就需要大家开 ......
soso 创意市集
基于Hercules 的工业“安全”控制系统 PCB设计完成
基于Hercules 的工业“安全”控制系统 PCB设计完成 时间花的比较长! 122761 122762 122763...
蓝雨夜 微控制器 MCU
TNND最近严打灌水性,无聊性,占楼性回复
RT 最近删回复把我给删郁闷了 如果再发现,直接申请封ID 省事。。。 不知道这是不是传说中的: 先兵后礼再兵 嘿嘿...
liu0911 嵌入式系统
2019年STM32全国巡回研讨会即将开启,现在报名赢三重好礼
2019年ST全国巡回研讨会将于9月17日-27日期间,陆续在13城市(北京、杭州、成都、合肥、深圳、西安、南京、顺德、长沙、济南、厦门、上海、广州)启动。“砖”家预测,此期间将有一大 ......
EEWORLD社区 机器人开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 658  178  1731  1435  2797  8  7  45  59  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved