电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY7C1447V33-133BX

产品描述Standard SRAM, 512KX72, 6.5ns, CMOS, PBGA209, 14 X 22 MM, 2.20 MM HEIGHT, PLASTIC, BGA-209
产品类别存储    存储   
文件大小606KB,共28页
制造商Cypress(赛普拉斯)
标准
下载文档 详细参数 全文预览

CY7C1447V33-133BX概述

Standard SRAM, 512KX72, 6.5ns, CMOS, PBGA209, 14 X 22 MM, 2.20 MM HEIGHT, PLASTIC, BGA-209

CY7C1447V33-133BX规格参数

参数名称属性值
是否Rohs认证符合
零件包装代码BGA
包装说明BGA, BGA209,11X19,40
针数209
Reach Compliance Codecompliant
ECCN代码3A991.B.2.A
最长访问时间6.5 ns
其他特性FLOW-THROUGH ARCHITECTURE
最大时钟频率 (fCLK)133 MHz
I/O 类型COMMON
JESD-30 代码R-PBGA-B209
JESD-609代码e1
长度22 mm
内存密度37748736 bit
内存集成电路类型STANDARD SRAM
内存宽度72
湿度敏感等级3
功能数量1
端子数量209
字数524288 words
字数代码512000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织512KX72
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA209,11X19,40
封装形状RECTANGULAR
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源2.5/3.3,3.3 V
认证状态Not Qualified
座面最大高度2.2 mm
最大待机电流0.015 A
最小待机电流3.14 V
最大供电电压 (Vsup)3.465 V
最小供电电压 (Vsup)3.135 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间20
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
PRELIMINARY
CY7C1441V33
CY7C1443V33
CY7C1447V33
1M x 36/2M x 18/512K x 72
Flow-through SRAM
Features
• Supports 133-MHz bus operations
• 1M x 36/2M x 18/512K x 72 common I/O
• Fast clock-to-output times
— 6.5 ns (for 133-MHz device)
— 7.5 ns (for 117-MHz device)
• Single 3.3V –5% and +5% power supply V
DD
• Separate V
DDQ
for 3.3V or 2.5V
• Byte Write Enable and Global Write control
• Burst Capability – linear or interleaved burst order
• Automatic power down available using ZZ mode or CE
deselect
• JTAG boundary scan for BGA packaging version
• Available in 119-ball bump BGA, 165-ball FBGA, and
100-pin TQFP packages (CY7C1441V33 and
CY7C1443V33). 209 FBGA package for CY7C1447V33.
inputs include all addresses, all data inputs, address-pipelining
Chip Enable (CE), Burst Control Inputs (ADSC, ADSP, and
ADV), Write Enables (BW
a
, BW
b
, BW
c
, BW
d
, BW
e
, BW
f
, BW
g
,
BW
h
, and BWe), and Global Write (GW).
Asynchronous inputs include the Output Enable (OE) and
Burst Mode Control (MODE). The data outputs (DQ), enabled
by OE, are also asynchronous.
Addresses and chip enables are registered with either
Address Status Processor (ADSP) or address status controller
(ADSC) input pins. Subsequent burst addresses can be inter-
nally generated as controlled by the Burst Advance Pin (ADV).
Address, data inputs, and write controls are registered on-chip
to initiate self-timed Write cycle. Write cycles can be one to
four bytes wide as controlled by the write control inputs.
Individual byte write allows individual byte to be written. BW
a
controls DQ1–DQ8 and DP1. BW
b
controls DQ9–DQ16 and
DP2. BW
c
controls DQ17–DQ24 and DP3. BW
d
controls
DQ25–DQ32 and DP4. BW
e
controls DQ33–DQ40 and DP5.
BW
f
controls DQ41–DQ48 and DP6. BW
g
controls
DQ49–DQ56 and DP7. BW
h
controls DQ57–DQ64 and DP8.
BW
a
, BW
b
, BW
c
, BW
d
, BW
e
, BW
f
, BW
g
, and BW
h
can be
active only with BWE being LOW. GW being LOW causes all
bytes to be written. Write pass-through capability allows
written data available at the output for the immediately next
Read cycle. This device also incorporates pipelined enable
circuit for easy depth expansion without penalizing system
performance.
All inputs and outputs of theCY7C1441V33/CY7C1443V33/
CY7C1447V33 are JEDEC-standard JESD8-5-compatible.
Functional Description
The Cypress Synchronous Burst SRAM family employs
high-speed, low power CMOS designs using advanced
single-layer polysilicon, triple-layer metal technology. Each
memory cell consists of six transistors.
The CY7C1441V33/CY7C1443V33/CY7C1447V33 SRAMs
integrate 1,048,576 x 36/2,097,152 x18 and 524,288 x 72
SRAM cells with advanced synchronous peripheral circuitry
and a two-bit counter for internal burst operation. All
synchronous inputs are gated by registers controlled by a
positive-edge-triggered clock input (CLK). The synchronous
Logic Block Diagram CY7C1441V33 – 1M × 36
MODE
(A
[1;0]
) 2
CLK
ADV
ADSC
ADSP
A
[19:0]
GW
BWE
BW
d
BW
c
D
BW
b
D
BW
a
CE
1
CE
2
CE
3
D
BURST Q
0
CE COUNTER
Q
1
CLR
Q
20
18
D
ADDRESS
CE REGISTER
D
DQ
d
, DP
d
BYTEWRITE
REGISTERS
DQ
c
, DP
c
BYTEWRITE
REGISTERS
DQ
b
, DP
b
BYTEWRITE
REGISTERS
DQ
a
, DP
a
BYTEWRITE
REGISTERS
ENABLE CE
REGISTER
Q
18
20
1M X36
MEMORY
ARRAY
D
Q
Q
Q
36
Q
36
D ENABLE DELAY Q
REGISTER
OE
ZZ
SLEEP
CONTROL
OUTPUT
REGISTERS
CLK
INPUT
REGISTERS
CLK
DQ
a,b,c,d
DP
a,b,c,d
Cypress Semiconductor Corporation
Document #: 38-05185 Rev. *B
3901 North First Street
San Jose
,
CA 95134
408-943-2600
Revised November 13, 2002
聊聊3D打印机
中午,应wateras1 邀请,去参观3D打印机和他们打印出来的一些小伙伴们:lol 记得,第一次听说3D打印机还是偶然翻一本杂志,看到了这几个字,当时觉得这几个字组合在一起立刻就有 ......
eric_wang 消费电子
调制信号与载波信号的频率相差多少为溢出
各位前辈大家好,我学习调制时发现书中总是说要求调制信号的频率要远低于载波信号的频率,这里边的“远低于”究竟该如何理解呢?咨询一些老师他们说载波信号至少是调制信号频率的10倍,这个十倍 ......
wwwlizhencom 模拟电子
TMS320C6678 ZYNQ OpenAMP 双核ARM 通信案例开发手册之echo_test案例
目录 前 言 1 echo_test案例 1 案例功能 2 操作说明 3 关键代码 3.1 linux_demo代码说明 3.2 freertos_demo代码说明 3.3 baremetal_demo代码说明 前 言 本文主 ......
别打牛牛 DSP 与 ARM 处理器
求编程高手,医疗输液监控器
我的毕业设计是医疗输液监控器,原理图是画好了,但是程序编不来,希望有人可以帮帮我...
cherrycanger 51单片机
滑动变阻器的问题
本帖最后由 paulhyde 于 2014-9-15 09:31 编辑 问大家一个问题,我知道滑动变阻器本身有电感,如果在较高频率中,比如10M的频率下使用,电感效应明显么?如果不能忽略了。那该拿什么样的来代替 ......
Engr_Echo 电子竞赛
运放电路学习中的常见疑问
1、运放输出端加一小电阻的作用? 答:运放输出短路的保护方法可以很简单,只要用一个小电阻R串接于运放的输出端,如图所示,就能防止输出短路 失效。如果这个电阻接到反馈环路内,如图中虚线 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 643  1131  862  2120  2223  13  23  18  43  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved