电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

TSXPC750ADCIP300CE

产品描述RISC Microprocessor, 32-Bit, 300MHz, CMOS, 2.54 MM PITCH, PCM, PGA-288
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小210KB,共17页
制造商Atmel (Microchip)
下载文档 详细参数 全文预览

TSXPC750ADCIP300CE概述

RISC Microprocessor, 32-Bit, 300MHz, CMOS, 2.54 MM PITCH, PCM, PGA-288

TSXPC750ADCIP300CE规格参数

参数名称属性值
零件包装代码PGA
包装说明,
针数288
Reach Compliance Codeunknown
ECCN代码3A001.A.2.C
地址总线宽度32
位大小32
边界扫描YES
外部数据总线宽度64
集成缓存YES
JESD-30 代码R-XXMA-P288
端子数量288
最高工作温度70 °C
最低工作温度
封装主体材料UNSPECIFIED
封装形状RECTANGULAR
封装形式MICROELECTRONIC ASSEMBLY
认证状态Not Qualified
速度300 MHz
最大供电电压2.73 V
最小供电电压2.47 V
标称供电电压2.6 V
表面贴装NO
技术CMOS
温度等级COMMERCIAL
端子形式PIN/PEG
端子位置UNSPECIFIED
uPs/uCs/外围集成电路类型MICROPROCESSOR, RISC
Base Number Matches1

文档预览

下载PDF文档
TSPC750IP
Processor and Cache Module
DESCRIPTION
The Processor and Cache Module (PCM) is a 17 x 17 pin grid
array (PGA) circuit assembly which combines a PowerPCt
microprocessor and SRAM components into a CPU subsys-
tem. The PCM provides a standard mechanical, electrical, and
functional interface which can be socketed on a computer sys-
tem board and allows many combinations of processors and
optional components to be easily interchanged. This docu-
ment describes the general characteristics for a module con-
sisting of a single PowerPCt microprocessor and two SRAM
devices for L2 cache. The PCM packaging and PGA signal
definition also accomodates single processors without SRAM,
and multiple processors.
The PCM consists of an epoxy–glass (FR4) substrate which
adapts a processor in a ceramic ball grid array (CBGA) pac-
kage with 50 mil spacing to a 288–pin PGA with 100 mil spac-
ing that can be easily socketed and hence, easily upgraded.
The FR4 substrate can be extended beyond the area of the 17
x 17 pin grid array to provide an interconnect area for SRAM
components configured as closely coupled L2 cache. The
resulting PCM provides numerous flexible configurations of
processor and cache for various price/performance system
designs.
FR4 PCM on PGA 288 Interposer
I
N
60x Address
T
60x Data
E
R
60x Control
P
O
S
PLL_CFG
E
R
P
I
N
S
TSPC750
Processor
L2 Addr
L2 Data
L2 Control
L2–Cache
Memory
Chips
VID
PID
General
Support
Circuits
Simplified Block Diagram
April 1999
1/17
请教版主STM32F103的SPI采样AD的问题
我现在用STM32F103外加ADC采样16位的压力传感器的数据, 打算用SPI2的MISO(只输入),SCLK(输出),CS(一直为低,用其它IO口控制) 用扫描方式(我想用1ms中断里去读取一下接收到的数据), ......
azhe999 stm32/stm8
数据手册对低电平的定义是什么?
在一份数据手册中,对于低电平的标准的定义我没看懂,求助。如图,两个低电平有什么区别?到底哪个范围是定义为低电平? 恳请给位指教。 ...
烧黑的钽电容 PCB设计
21条关于人生的经典语录
经典语录1:哈佛有一个著名的理论:人的差别在于业余时间,而一个人的命运决定于晚上8点到10点之间。每晚抽出2个小时的时间用来阅读、进修、思考或参加有意的演讲、讨论,你会发现,你的人生正 ......
张无忌1987 聊聊、笑笑、闹闹
2015最新整理匿名四轴上位机和飞控经典代码分享
本帖最后由 apple-lmh 于 2015-8-15 10:40 编辑 2015最新整理匿名四轴上位机和飞控经典代码分享 做四轴飞行器需要考虑到很多很多,其中上位机设计和PCB设计都是需要花费大量精力的。现在已 ......
apple-lmh 电子竞赛
如何将我下面的代码,加进去一个按键的电平触发(CPM),让时钟开始计数
//产生秒钟计数 module miaojishi(clks,clr,cpm,s_high,s_low,cm); input clks; input clr; input cpm; output s_high; output s_low; output cm; reg s_high; reg s_low; reg cm; ......
XXXXTTTT FPGA/CPLD
【真人秀版】晶体管是如何工作的--EEWORLD大学堂
真人秀版晶体管是如何工作的:https://training.eeworld.com.cn/course/2175 晶体管有三个极;双极性晶体管的三个极,分别由N型跟P型组成发射极(Emitter)、基极(Base) 和集电极(Collector ......
chenyy 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 965  456  980  1492  1556  37  3  28  46  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved