电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UA825M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 825MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UA825M000DGR概述

CMOS/TTL Output Clock Oscillator, 825MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UA825M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率825 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
三菱模块资料整理
三菱模块资料整理。都是些常用的功率模块的介绍、应用指南及其参数。对做功率驱动的有参考价值。30331...
sh-caideqing 嵌入式系统
介绍两款最新电磁耦合芯片
在设计现场总线接口时,传统的方法是使用光耦。如设计RS485接口,可用6N137,但需要3个,还需要一片75LBC184(具有ESD保护)。当然还需要有一个DC-DC的隔离电源。不算电源,只算3个6N137和一片7 ......
忙忙草 单片机
TI原装MSP430 LaunchPad
以前促销的TI原装MSP430 LaunchPad ,这块板子是几层板,...
laidawang PCB设计
求:数据采集电路部分
请问那位有关于检测水的酸碱性的 (用到 PH值传感器) 数据采集部分的电路啊 是用什么ADC芯片采集PH值 能否发一份完整的电路图给我看看. 非常感谢!!...
Sappy 模拟电子
求助 DAC转化结果消除毛刺???
搞了半个多月MSP430的ADC和DAC0832的DAC,中间遇到许多问题都一一解决了,今晚用示波器观察输出波形,发现一些毛刺,峰峰值最高有1.2V,我接的是一个直流电源。输出回路接了 一个无缘滤波, ......
eemingtian 微控制器 MCU
SIMATIC NET Route Manager
电脑开机后弹出对话框:标题为(SIMATIC NET Route Manager ),对话框提示内容为(T-Getway Fatal Error:Can't connect to Station Manager,Shutdown),之后打开wincc6.2软件约2、3秒后Winc ......
张无忌1987 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 380  703  2674  1914  511  59  30  12  31  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved