电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WA835M000DG

产品描述CMOS/TTL Output Clock Oscillator, 835MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WA835M000DG概述

CMOS/TTL Output Clock Oscillator, 835MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WA835M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率835 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
光电开关的检测
  1. 光电开关的结构  光电开关由红外线发射管、接收管构成。常见的光电开关分透射式、反射式两种,透射式的灵敏度较高,但使用不如反射式方便。绝大多数光电开关采用隔离式,即发射管与接 ......
qwqwqw2088 电源技术
【ESK32-360测评】+存储器件及其读写
在ESK32-360开发板上配备了SD卡接口,本想利用SD卡的读写功能在其基础上搭建一个文件系统来显示诸如数码相框之类的功能。后来经过对例程的观察才发现,ESK32-360开发板是不支持SD卡功能的,这种 ......
jinglixixi 国产芯片交流
DBLink vs SVNDBLib功能介绍
数据管理的新革命,详情请见pdf下载!83161...
520spxiong PCB设计
超长距传输系统应选择成熟技术[转帖]
目前,在我国的DWDM骨干传送网中,采用的基本都是80km左右一个跨度进行EDFA光放大,500km~600km进行3R(定时、整形和放大)电中继再生的系统,这种点到点的DWDM线形系统没有采用OADM,在有业务 ......
3456 无线连接
WEBENCH® 电源设计工具中的占空比计算
开关稳压器的占空比经常被认为只与输入和输出电压成比例。但是,当我们仔细查看计算结果时,我们会发现,这个值也反映出了电路损耗。选择会带来更多损耗的组件,比如说具有较高DCR的电感器,会 ......
maylove 模拟与混合信号
求大神指点如何用stm32获取AD7746数据
AD7746 芯片是测微小电容的,接口为I2C。 求做过该方面类似问题的大神指点一二,例如寄存器 ...
nevergodie stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 87  2925  2323  1258  1813  9  34  12  42  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved