电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC972M000DGR

产品描述LVDS Output Clock Oscillator, 972MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NC972M000DGR概述

LVDS Output Clock Oscillator, 972MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC972M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率972 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
编程器:没有检测到器件(特征字:FF FF FF),这什么原因?
自制ISP下载线,用Easy 51Pro v2.0宇宙版,提示 编程器:没有检测到器件(特征字:FF FF FF),这什么原因? 我板上没有外接复位电路,这会影响吗? 而且发现并口那边的电压很小,...
乘风 嵌入式系统
AD的参考电源
多个相同的AD芯片设计在一个板子上的时候,这个基准稳压器芯片只需要一个就行了吧?...
萤火 ADI 工业技术
定时器中断怎么设
现在我用蜂鸣器播放音乐,设一个按键停下来,但是根本停不下来,怎么办?...
cts2003258 51单片机
做电子的苦啊!
做电子苦啊!一个做电子的,看到一个便宜的开发版。即使少吃少喝的点也要买来。好像这个板子会给自己带来无限的希望。可是技术不断的进步,学了前脚后脚就赶不上了。也不知道什么时候是个头。我 ......
bigbat 综合技术交流
有关系统软件移植的?
最近在用DE-SOC这块开发板做课题,遇到一个 问题,就是当我把这个linux系统移植在开发板上时,一切准备就绪,启动开发板,准备在端口上编译文件时,发现没有自带的编译器,开发板也没有 ,不知 ......
魔人布欧01 FPGA/CPLD
新手求教
还有在ad14中怎么改变元器件的封装,想把它改成贴片的,但是在库里面找不到,看的ad9的教学视频,上面的很多和ad14都不一样,谢谢大家了 ...
sc30 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 445  516  956  464  2528  23  43  41  10  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved