电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC1037M00DG

产品描述LVDS Output Clock Oscillator, 1037MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BC1037M00DG概述

LVDS Output Clock Oscillator, 1037MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC1037M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1037 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
值得注意的单片机控制板的设计原则
值得注意的单片机控制板的设计原则 需要遵循的原则如下:   (1) 在元器件的布局方面,应该把相互有关的元件尽量放得靠近一些,例如,时钟发生器、晶振、CPU的时钟输入端都易产生噪声, ......
呱呱 单片机
杭州立宇泰电子诚聘区域销售经理!
杭州立宇泰电子诚聘区域销售经理! 区域销售经理: 岗位说明: 1.根据公司销售政策,进行区域市场拓展及客户管理; 2.负责市场规划与渠道布局,建立并优化市场拓展业务体系; 3.负责 ......
daisukeyu 求职招聘
一种替代法拉电容的超级电子电容
465545等效容量可达上万法拉,并联在老化的汽车电瓶两端,冬天启动汽车不再困难! 乐一乐 ...
PowerAnts 聊聊、笑笑、闹闹
咨询相关测试仪器的主流品牌?
1、交流变频稳压电源 2、电参数测试仪 3、多点温度测试仪...
yeyiyuan 测试/测量
螺线管线圈串联谐振中“未知阻抗“问题
现用一加入铁芯的螺线管进行谐振电路实验,螺线管电感值为2.48mH, 漆包线电阻r=0.78Ω, 螺线管与2Ω采样电阻进行串联, 发现当利用不同电容进行串联时,通过测量2Ω电阻两端电压波形(间接 ......
yunmeizhi1990 模拟电子
P89LPC902 单片机数据手册
P89LPC902是一款单片机封装的是一款单片机封装的 微控制器,适合 于许多要求高集成度,低成本的场合。可以满足多方面的性能要求。P89LPC902采用了 高性能的处理器结构,指令执行时间只需2到4个 ......
rain 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 227  747  229  575  2629  35  7  18  53  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved