电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550DA100M000DG

产品描述ECL Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT PACKAGE-6
产品类别无源元件    振荡器   
文件大小231KB,共14页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550DA100M000DG概述

ECL Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT PACKAGE-6

550DA100M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性COMPLEMENTARY OUTPUT; TRI-STATE; ENABLE/DISABLE FUNCTION; TRAY
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率100 ppm
频率稳定性100%
JESD-609代码e4
线性度10%
制造商序列号SI550
安装特点SURFACE MOUNT
标称工作频率100 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型ECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(VCXO)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 to 945 MHz
and selected frequencies to
1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 8.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 7.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXOs, where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC-based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory-configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating the long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.6 6/07
Copyright © 2007 by Silicon Laboratories
Si550
tcpmp.src.0.72RC1编译arm版时mcomp_wmmx.asm(371) : error A0051,求armasm.exe
在evc4上编译出现96个mcomp_wmmx.asm(371) : error A0051 。 在arm网站上(http://www.arm.com/support/downloads/info/14778.html)下了个armasm.exe,拷贝到Microsoft eMbedded C++ 4.0\Comm ......
sddxmeng ARM技术
关于uc/OSII的内存分配问题
uc/OSII的内存是通过内存分区里划分内存块来分配的,内存块之间是链表结构,那么申请内存的话,是不是一次只能申请一个内存快?如果需要申请大一点的内存,比如说两个内存块,如何申请? 两 ......
ljsvws 嵌入式系统
《单片机模糊控制系统设计与应用实例》
《单片机模糊控制系统设计与应用实例》知识是永远都不会过期的……加油,一起进步!...
cuizhihao 单片机
电脑故障
大家好 ! 请大家 多多指教!、 我的电脑重新装了系统 之后不知道为什么 装好之后没有声音了 买的usb接口的键盘和鼠标 插 上也不起作用了 现在不管弄什么都没有声音! (我的电 ......
msucl 嵌入式系统
/gui显示的RTC时间重叠,ARM下次显示结果和覆盖上次显示结果。
一切都正常,ADS里面编译能通过,AXD时面能仿真。程序是一个测试过的正常程序裁剪的。 问题:例如,当second在(x,y)点显示20时,加1计数后变成21,但(x,y)点21会把上次显示结果覆盖,导致0 ......
87136226 ARM技术
想让您的开发技能有更大的提高吗?想让您的薪水节节升吗?
我们建立这个工作室的目的是为广大嵌入式系统软硬件工程师提供一个学习和创业的平台. 想学习嵌入式系统软硬件开发技术的人,我们这里提供包教包会的培训服务. 而培训学费只 ......
fys5627300 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 588  2573  1206  2304  2342  2  32  18  34  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved