电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550CE038M880DGR

产品描述CMOS Output Clock Oscillator, 38.88MHz Nom, ROHS COMPLIANT PACKAGE-6
产品类别无源元件    振荡器   
文件大小231KB,共14页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550CE038M880DGR概述

CMOS Output Clock Oscillator, 38.88MHz Nom, ROHS COMPLIANT PACKAGE-6

550CE038M880DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性COMPLEMENTARY OUTPUT; TRI-STATE; ENABLE/DISABLE FUNCTION; TAPE AND REEL
最大控制电压3.3 V
最小控制电压
频率调整-机械NO
频率偏移/牵引率25 ppm
频率稳定性20%
JESD-609代码e4
线性度10%
制造商序列号SI550
安装特点SURFACE MOUNT
标称工作频率38.88 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
输出负载15 pF
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(VCXO)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 to 945 MHz
and selected frequencies to
1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 8.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 7.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXOs, where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC-based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory-configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating the long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.6 6/07
Copyright © 2007 by Silicon Laboratories
Si550
【R7F0C809】温湿度传感器DHT11的移植与调试
首先说明一下,程序没有调出来,这里分享一下失败的过程和可能的原因。 既然是移植程序,就表明之前程序能够正常运行。移植的源程序之前是用在STM32平台上的,能够读出温湿度数据,但当时用的 ......
yinyue01 瑞萨MCU/MPU
什么是TSP-Link?
如图1所示,TSP-Link是一种用于TSP仪器的通信和触发总线。这种总线支持仪器共享指令,为响应事件而发送触发器,并且不需要安装在基于主机的系统中。同步时间范围为几微秒或者更短。单个TSP仪 ......
Jack_ma 测试/测量
网路上传言STM32的iic硬件有bug,真的假的?
之前网路上听传言说STM32的iic硬件有bug,真的假的? ...
westlife_lp stm32/stm8
射频电路PCB设计
1 板材的选择 印刷电路板的基材包括有机类与无机类两大类。基材中最重要的性能是介电常数εr、耗散因子(或称介质损耗)tanδ、热膨胀系数CET和吸湿率。其中εr影响电路阻抗及信号传输速率。对 ......
jamieyang PCB设计
數位相機光學系統小型化設計技巧
數位相機光學系統小型化設計技巧...
linda_xia 模拟电子
拆建行的U盾
响应论坛拆解的号召,特把建行U盾拆了,有的看官会问“难道不要钱了,把U盾拆了”。放心我还没那么弱智。这个是没有用的。 U盾正脸 359767 U盾背面 359768 从旁边挠开 359769 PCB正 ......
ddllxxrr 以拆会友

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2098  778  2538  103  1116  10  57  6  43  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved