电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550CC027M000DG

产品描述CMOS Output Clock Oscillator, 27MHz Nom, ROHS COMPLIANT PACKAGE-6
产品类别无源元件    振荡器   
文件大小231KB,共14页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550CC027M000DG概述

CMOS Output Clock Oscillator, 27MHz Nom, ROHS COMPLIANT PACKAGE-6

550CC027M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性COMPLEMENTARY OUTPUT; TRI-STATE; ENABLE/DISABLE FUNCTION; TRAY
最大控制电压3.3 V
最小控制电压
频率调整-机械NO
频率偏移/牵引率150 ppm
频率稳定性50%
JESD-609代码e4
线性度10%
制造商序列号SI550
安装特点SURFACE MOUNT
标称工作频率27 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
输出负载15 pF
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(VCXO)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 to 945 MHz
and selected frequencies to
1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 8.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 7.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXOs, where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC-based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory-configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating the long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.6 6/07
Copyright © 2007 by Silicon Laboratories
Si550
【我与雅特力】+ 从无到有,从有到大,希望发展更好!
本帖最后由 eew_bsIqeC 于 2020-8-27 08:47 编辑 【我与雅特力】+ 从无到有,从有到大,希望发展更好! 最早接触单片机是51,然后越来越多的芯片ST\ATMEL等都是外国的芯片,而国内的产 ......
eew_bsIqeC 国产芯片交流
10高招帮你改善职场人缘
  1、保留意见:过分争执无益自己且又有失涵养。通常,应不急于表明自己的态度或发表意见,让人们捉摸不定。谨慎的沉默就是精明的回避。   2、认识自己:促进自己最突出的天赋,并培养 ......
ESD技术咨询 工作这点儿事
麻烦推荐个运放,能测出1mV左右电压,失真比较小~~
本信息来自合作QQ群:电子工程师技术交流(12425841) 群主在坛子ID:Kata 麻烦推荐个运放,能测出1mV左右电压,失真比较小 用OP07可以不? ...
陈铁牛 模拟电子
富士通FRAM心得提交
通过电子工程世界网站得知了富士通FRAM芯片,并免费申请到了MB85RC256VPF-G-JNERE2。在接触这个芯片的第一感觉,这芯片名字有点长,不太好记,不过公司需要,还是无可厚非的。 在本周一 ......
WadeLin 综合技术交流
有关CDMA模块的AT指令问题
如题,公司用的是ANTDATA公司出的DTGS-800模块,虽然也带有文档说明,但我觉得不够详细,所以特来发帖提问,希望大家踊跃发言,问题如下: 1、读取短信的时候,怎样才能不改变短信的状态呢?例 ......
hunt2024 嵌入式系统
求教
MSP430f2XX 系列单片机能不能用并口JTAG下载程序?一定要用USB 二线制的吗?谢谢...
you168you 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2056  137  1403  983  2556  18  34  4  36  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved